位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第300页 > LPC4320FET100 > LPC4320FET100 PDF资料 > LPC4320FET100 PDF资料1第22页

恩智浦半导体
LPC4350/30/20/10
32位ARM Cortex - M4 / M0微控制器
表3中。
引脚说明
- 续
LCD,以太网, USB0和USB1功能并非适用于所有地区。看
表2中。
TFBGA180
[1]
复位状态
LQFP208
[1]
LQFP100
[1]
符号
LBGA256
描述
TFBGA100
LQFP144
P3_6
B13
x
C7
174 122 85
[3]
我; PU I / O
I / O
I / O
I / O
-
I / O
-
-
TYPE
GPIO0 [6] -
通用数字输入/输出引脚。
SPI_MISO -
主入从出的SPI 。
SSP0_SSEL -
从选择的SSP0 。
SPIFI_MISO -
输入1 SPIFI四模式; SPIFI
输出IO1 。
R —
功能保留。
SSP0_MISO -
主入从出为SSP0 。
R —
功能保留。
R —
功能保留。
R —
功能保留。
SPI_MOSI -
主机输出从机的SPI 。
SSP0_MISO -
主入从出为SSP0 。
SPIFI_MOSI -
输入I0在SPIFI四模式; SPIFI
输出IO0 。
GPIO5 [10] -
通用数字输入/输出
引脚。
SSP0_MOSI -
主出从入为SSP0 。
R —
功能保留。
R —
功能保留。
R —
功能保留。
SPI_SSEL -
从选择的SPI 。注意,该引脚
在输入引脚只。在主控模式下, SPI不能
驱动CS输入上的奴隶。任何GPIO引脚可
用于SPI芯片主控模式选择。
SSP0_MOSI -
主出从入为SSP0 。
SPIFI_CS -
SPIFI串行闪存芯片选择。
GPIO5 [11] -
通用数字输入/输出
引脚。
SSP0_SSEL -
从选择的SSP0 。
R —
功能保留。
R —
功能保留。
I / O
I / O
I / O
I / O
I / O
-
-
I
I / O
I / O
I / O
I / O
-
-
P3_7
C11
x
D7
176 123 86
[3]
我; PU -
P3_8
C10
x
E7
179 124 87
[3]
我; PU -
LPC4350_30_20_10
本文档中提供的所有信息受法律免责声明。
[2]
NXP B.V. 2011保留所有权利。
目标数据表
修订版2.1 - 2011年9月23日
22 145