位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第284页 > LPC1777FBD208 > LPC1777FBD208 PDF资料 > LPC1777FBD208 PDF资料2第30页

恩智浦半导体
LPC178x/7x
32位ARM Cortex -M3微控制器
表3中。
引脚说明
- 续
并非所有的功能都可以在各个地方。看
表2
(以太网, USB , LCD, QEI , SD / MMC , DAC引脚)和
表7
(EMC
引脚)。
球TFBGA208
球TFBGA180
符号
销LQFP208
描述
复位状态
[1]
[3]
销LQFP144
P3[27]
203 A1
-
-
I;
PU
I / O
I / O
O
I
TYPE
[2]
P3[27] —
通用数字输入/输出引脚。
EMC_D [27] -
外部存储器数据线27 。
PWM1 [4] -
脉宽调制器1 ,输出4 。
T1_CAP0 -
输入捕捉定时器1 ,通道0 。
P3[28] —
通用数字输入/输出引脚。
EMC_D [28] -
外部存储器数据线28 。
PWM1 [5] -
脉宽调制器1 ,输出5 。
T1_CAP1 -
输入捕捉定时器1 ,通道1 。
P3[29] —
通用数字输入/输出引脚。
EMC_D [29] -
外部存储器数据线29 。
PWM1, [6] -
脉宽调制器1 ,输出6 。
T1_MAT0 -
匹配输出的定时器1 ,通道0 。
P3[30] —
通用数字输入/输出引脚。
EMC_D [30] -
外部存储器数据线30 。
U1_RTS -
请求发送输出UART1 。也可以
配置为对一个RS- 485 / EIA-485输出使能信号
UART1.
T1_MAT1 -
匹配输出的定时器1 ,通道1 。
P3[31] —
通用数字输入/输出引脚。
EMC_D [31 ] -
外部存储器的数据线31 。
R —
功能保留。
T1_MAT2 -
匹配输出的定时器1 ,通道2 。
端口4 :
端口4是与个别方向的32位I / O端口
控制每个位。端口4引脚的操作取决于
通过引脚选择的引脚功能连接块。
P4[0] —
通用数字输入/输出引脚。
EMC_A [0] -
外部存储器地址线0 。
P4[1] —
通用数字输入/输出引脚。
EMC_A [1] -
外部存储器地址线1 。
P4[2] —
通用数字输入/输出引脚。
EMC_A [2] -
外部存储器地址线2条。
P4[3] —
通用数字输入/输出引脚。
EMC_A [3] -
外部存储器地址线3条。
P4[4] —
通用数字输入/输出引脚。
EMC_A [4] -
外部存储器地址线4条。
P4[5] —
通用数字输入/输出引脚。
EMC_A [5] -
外部存储器地址线5条。
NXP B.V. 2011保留所有权利。
P3[28]
5
D2
-
-
[3]
I;
PU
I / O
I / O
O
I
P3[29]
11
F3
-
-
[3]
I;
PU
I / O
I / O
O
O
P3[30]
19
H3
-
-
[3]
I;
PU
I / O
I / O
O
O
P3[31]
25
J3
-
-
[3]
I;
PU
I / O
I / O
-
O
P4 [0]至
P4[31]
P4[0]
P4[1]
P4[2]
P4[3]
P4[4]
P4[5]
75
79
83
97
U9
U10
T11
U16
L6
M7
M8
K9
P13
H10
52
55
58
68
72
74
[3]
I / O
I;
PU
I;
PU
I;
PU
I;
PU
I;
PU
I;
PU
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
[3]
[3]
[3]
103 R15
107 R16
[3]
[3]
LPC178X_7X
本文档中提供的所有信息受法律免责声明。
目标数据表
第2版 - 2011年5月27日
117 30