
恩智浦半导体
LPC178x/7x
32位ARM Cortex -M3微控制器
Cortex-M3的系统滴答定时器,包括外部时钟输入选项。
标准的JTAG测试/调试接口以及串行线调试和串行
WireTrace端口选项。
仿真跟踪模块支持实时跟踪。
边界扫描的简化的电路板测试。
不可屏蔽中断( NMI )输入。
内存:
512 KB的片上闪存程序存储器,具有在系统编程( ISP)和
在应用编程( IAP )功能。一个增强的组合
在CPU本地闪存加速器和闪速存储器的位置
代码/数据总线提供了从闪高代码的性能。
96 KB片上SRAM包括:
的SRAM 64kB的本地代码/数据总线的CPU进行高性能的CPU上
访问。
两个16 KB的SRAM模块与更高的吞吐量单独的访问路径。这些
可用于DMA的存储器以及用于通用SRAM块
指令和数据的存储。
4032字节的片上EEPROM 。
LCD控制器,同时支持超扭转向列(STN)和薄膜
晶体管( TFT)显示器。
专用的DMA控制器。
可选显示分辨率(高达1024
768像素) 。
支持高达24位真彩色模式。
外部存储器控制器( EMC)提供异步静态存储器支持
如RAM, ROM和闪存,以及动态存储器,诸如单个设备
数据速率SDRAM 。
八通道通用DMA控制器( GPDMA )的多层AHB
矩阵可与SSP ,I2S ,UART, CRC引擎可以使用,模拟 - 数字和
数字 - 模拟转换器的外围设备,定时器匹配信号,GPIO和对
存储器到存储器之间的传输。
串行接口:
以太网MAC MII / RMII接口和相关的DMA控制器。这些
功能驻留在独立的AHB 。
USB 2.0全速双端口器件/主机/ OTG具有片上PHY和控制器
相关的DMA控制器。
五个UART带小数波特率发生器,内部FIFO , DMA的支持,
RS - 485 / EIA- 485的支持。一个UART ( UART1 )具有完全的调制解调器控制I / O,以及一个
的UART ( USART4 )支持的IrDA ,同步模式,以及一个智能卡模式
符合ISO7816-3 。
三个SSP控制器,带FIFO和多协议功能。在SSP
接口可用于与GPDMA控制器。
三个增强我
2
C总线接口,一个具有真正的开漏输出支持
全我
2
C总线规范和快速模式Plus为1 Mbit / s的,两个数据速率
与标准端口引脚。增强功能包括多地址识别和
监控模式。
I
2
S( IC间音频)接口,数字音频输入或输出。它可与使用
该GPDMA 。
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2011保留所有权利。
LPC178X_7X
目标数据表
第2版 - 2011年5月27日
2 117