
恩智浦半导体
LPC178x/7x
32位ARM Cortex -M3微控制器
[2]
[3]
[4]
[5]
[6]
[7]
[8]
I =输入; O =输出; G =接地; S =供应。
5 V容限端口提供带TTL电平,滞后数字I / O功能。
<tbd>
5 V容限端口提供数字I / O功能与TTL电平,滞后和模拟输入。当配置为ADC的输入端,数字
垫的部分无效。
<tbd>
5 V容限端口提供数字I / O与TTL电平,滞后和模拟输出功能。当配置为DAC输出,
该端口的数字部分被禁用。
开漏5V电压的数字I / O焊盘,与我相兼容
2
C总线400 kHz的特定连接的阳离子。它需要一个外部上拉提供输出
功能。当电源关闭时,此引脚连接到I
2
C总线的浮动,不打扰我
2
线。漏极开路
CON组fi guration应用于此引脚的所有功能。
不能承受5V电压。端口提供数字I / O和USB功能。它被设计成根据所述
USB规范修订版2.0
(全速和低速模式) 。
[9]
[10] 5V电压容限为5 ns的干扰滤波器提供数字I / O功能与TTL电平,滞后。
[11] <tbd>
[12] 5V电压容限为20 ns的毛刺滤波器提供与TTL电平,滞后数字I / O功能。
[13] <tbd>
[ 14 ]端口提供特殊的模拟功能。
[15]如果RTC没有被使用,这些引脚可以悬空。
[16]当不使用主振荡器,连接XTAL1和XTAL2如下: XTAL1可以悬空或可以接地(接地
是优选的,以减少对噪声敏感) 。 XTAL2应悬空。
表4 。
引脚分配表TFBGA208
并非所有的功能都可以在各个地方。看
表2
和
表7
( EMC引脚) 。
球
A行
1
5
9
13
17
B行
1
5
9
13
17
C行
1
5
9
13
17
D行
1
5
LPC178X_7X
符号
P3[27]
P1[4]
P1[17]
P3[20]
P1[5]
P3[2]
P1[1]
P4[25]
V
DD(3V3)
P2[0]
P3[13]
P3[9]
V
DD(3V3)
P0[7]
V
DD(3V3
)
JTAG_TRST
P3[11]
球符号
2
6
10
14
V
SS
P1[9]
P1[3]
P1[11]
-
2
6
10
14
P3[10]
V
SS
P4[29]
P3[19]
-
2
6
10
14
JTAG_TDI
P3[22]
P3[21]
P0[9]
-
2
6
P3[28]
P0[3]
球
3
7
11
15
符号
P1[0]
P1[14]
P4[15]
P0[8]
-
球
4
8
12
16
符号
P4[31]
P1[15]
V
SS
P1[12]
-
3
7
11
15
P3[1]
P4[30]
P1[6]
P4[14]
-
4
8
12
16
P3[0]
P4[24]
P0[4]
P4[13]
-
3
7
11
15
P5[4]
P1[8]
P4[28]
P3[18]
-
4
8
12
16
P0[2]
P1[10]
P0[5]
P4[12]
-
3
7
JTAG_TDO ( SWO )
V
DD(3V3)
4
8
P3[12]
P3[8]
NXP B.V. 2011保留所有权利。
本文档中提供的所有信息受法律免责声明。
目标数据表
第2版 - 2011年5月27日
36 117