
LM4546A
AC链路串行接口协议
20030804
图3. AC链路双向音频帧
20030806
图4.交流环节输出帧
AC LINK输出帧:
SDATA_OUT ,控制器输出TO LM4546A输入
AC链路输出帧进行控制和PCM数据
在LM4546A控制寄存器和立体声DAC 。产量
帧上的SDATA_OUT信号,它是一个进行
从AC '97数字控制器和输入到输出
LM4546A编解码器。如图
图3中,
输出帧的
来自13个时隙构成:一是标签插槽后面
12个数据插槽。每个帧包括256个比特,每个
包含20位的12个数据插槽。输入和输出
帧被对齐到相同的SYNC过渡。注意
由于LM4546A是一个2信道编解码器,它仅接受
在4的12的数据槽的数据 - 2进行控制,分别用于
PCM数据到左和右声道的DAC 。数据时隙3 & 4
用于数据流式传输到立体声DAC,用于所有模式SE-
由Identity销# ID1 , ID0 #进行选择。
新的输出帧信号用低到高的转变
的同步。 SYNC应该从一个控制器的时钟
上升BIT_CLK的边缘和,如图
图4
和
科幻gure
5,
在帧的第一个标记位( “有效框架” )应
从控制器通过BIT_CLK的下一个上升沿时钟
www.national.com
200308第5版修订版1
16
和上采样到下面的下降沿LM4546A 。
在AC '97控制器应始终时钟数据
SDATA_OUT上BIT_CLK和LM4546A的上升沿
总样本SDATA_OUT上的下一个下降沿。 SYNC
采样与BIT_CLK的上升沿。
该LM4546A检查每个帧,以确保256位重
可察觉。如果一个新帧检测(由低到高的转变上
SYNC)前256位从旧帧然后接收
新框架将被忽略
即
上SDATA_OUT的数据是
丢弃,直到一个有效的新的帧被检测到。
该LM4546A预计第一接收数据的MSB ,在MSB
对齐格式。
SDATA_OUT :插槽0 - 标签相
时隙0的第一比特被指定为"Valid Frame"位。如果这
位为1时,它表示当前输出帧包含
有效数据的至少一个狭槽和LM4546A将进一步检查
标记位在预期数据时隙的有效数据。与
编解码器在主模式下,控制器将指示在有效数据
打印日期/时间: 2009年7月15日15时26分52秒