
DP83848C
2.4.2 LED直接控制
该DP83848C提供了另一种选择直接控制
通过LED直接控制稳压的任何或所有LED输出
寄存器( LEDCR ) ,地址18H 。该寄存器不提供
读取访问的LED。
2.6内部环回
该DP83848C包括设施环回测试模式
塔廷格系统诊断。环回模式选择
通过位的基本模式控制稳压14 (环回)
寄存器( BMCR ) 。写1到该位使能MII发送数据
以被路由到的MII接收输出。环回状态
可以的PHY状态寄存器位3进行检查
( PHYSTS ) 。而在环回模式下,数据也不会
传送到介质上。以确保所希望的
操作模式被保持,自动协商应
选择环回模式前禁用。
2.5半双工与全双工
DP83848C的支持半双工和全双工操作
化在这两个为10 Mb / s和100MB / s的传输速度。
半双工依赖于CSMA / CD协议来处理colli-
操作并网接入。在半双工模式下, CRS
响应于发送和为了接收活动到
保证符合IEEE 802.3规范。
由于DP83848C被设计成支持同时
发送和接收活动它能够支持全双工
复式切换应用程序,吞吐量高达200
在100BASE- TX模式下工作时Mb / s的每个端口。
由于CSMA / CD协议不适用于全屏
双工操作中, DP83848C禁用其自己的内部
碰撞检测和报告功能,并修改
载波侦听( CRS )的行为,它只是表明
接收活动。这允许全双工能力的MAC到
运行正常。
所有工作模式下( 100BASE -TX和10Base -T )即可
运行半双工或全双工。另外,比其它
CRS和碰撞报告,所有剩余的MII信号
仍然是相同的,无论所选择的双工模式。
重要的是要明白的是,虽然自协商
与使用快速链路脉冲码字可以解释
并配置为全双工操作,平行检测
不能完全辨认和半之间的区别
过双工从固定为10 Mb / s或100Mb / s的链路伙伴
双绞线。如在802.3u标准规范,规定如果一个
远端链路伙伴配置到强制全双工
100BASE -TX的能力,在平行的检测状态机
的伙伴将无法检测到全双工capa-
相容性远端链路伙伴。这种联系将段
协商半双工100BASE -TX的配置
(相同的情况下,10 Mb / s的) 。
2.7 BIST
该DP83848C集成了一个内部的内置自测试
(BIST)电路,以适应在电路测试或者了诊断
抽动。所述BIST电路可被用于测试的完整性
发送和接收数据路径。 BIST测试可
在器件的内部环回模式进行,或
外部环回使用环回电缆夹具。
该BIST与独立的发送和执行
接收路径,与发送块生成continu-
一个伪随机序列的OU的流。可以在用户
选择从一个9位或15位的伪随机序列
在PHY控制寄存器( PHYCR ) PSR_15位。该
接收到的数据进行比较,所产生的伪随机
DOM数据由BIST线性反馈移位寄存器
(LFSR )来确定所述BIST通过/失败状态。
通过/失败的BIST的状态被存储在BIST状态
在PHYCR寄存器位。状态位默认为0 ( BIST
失败) ,并会在一个比较成功的转型。如果一个
错误(错误比较)发生时,状态位被锁存,并
在随后的写入启动/停止位被清除。
对于发送VOD测试,分组BIST连续
模式可以被用来允许连续的数据传输,
设置BIST_CONT_MODE ,第5位, CDCTRL1的( 0x1Bh ) 。
BIST错误的数量可以通过监视
BIST错误计数的CDCTRL1 ( 0x1Bh ) ,位[ 15 : 8 ] 。
20
www.national.com