
麦克雷尔INC 。
KSZ8873MLL/FLL/RLL
信息产业部工作在PHY模式或MAC模式。数据接口是一个半字节宽,并运行在四分之一的网络的比特率
(不是编码) 。在发送侧附加的信号指示何时数据有效时或过程中发生错误
传输。类似地,接收侧具有当数据是有效的,而不物理层错误传达信号。
对于半双工操作, SCOL信号表示如果在传输过程中发生了冲突。
该KSZ8873MLL / FLL不提供MRXER信号为PHY模式操作和MTXER信号MAC地址
模式的操作。通常, MRXER指示接收错误的物理层设备和MTXER来表示
一个从MAC设备传输错误。由于开关筛选出错的帧,这些MII误差信号不被使用的
KSZ8873MLL / FLL 。所以,对于PHY模式操作时,如果该设备的接口与KSZ8873MLL / FLL具有MRXER输入
销,它需要连接到低电平。并且,对于MAC模式操作时,如果该设备的接口与KSZ8873MLL / FLL具有
MTXER输入引脚,它也需要接低电平。
该KSZ8873MLL / FLL提供了MII PHY模式旁路功能。销SMTXER3 / MII_LINK用于MII链路
状态。如果主机功率下降,销MII_LINK会去高。在这种情况下,从端口1或端口2的意志没有新进入帧
是发送出通过端口3和端口3已经在分组存储器中的帧将被冲洗掉。
RMII接口操作
在简化媒体独立接口( RMII )指定一个低引脚数媒体独立接口( MII ) 。 RMII
提供了物理层和MAC层的设备之间的通用接口,并具有以下主要特征:
1.端口10Mbps和100Mbps的数据传输速率。
2.用单一的50 MHz的时钟参考(内部或外部提供) 。
3.提供独立的2比特宽(二位)发送和接收数据路径。
4.包含两个不同的组的信号:一个用于传输,另一个用于接收
当EN_REFCLKO_3高, KSZ8873RLL将输出在REFCLKO_3 50MHz的。寄存器198的位[ 3]用于选择
内部或外部参考时钟。内部基准时钟装置,该时钟为KSZ8873RLL的RMII将
由KSZ8873RLL提供内部和REFCLKI_3引脚悬空。为外部参考时钟,所述
时钟将通过REFCLKI_3提供KSZ8873RLL 。
注意:
如果未提供由KSZ8873RLL基准时钟,这50MHz的参考时钟具有在X1脚被使用
而不是25MHz的晶体,因为这两个时钟源的时钟歪斜将影响到RMII时序。该SPIQ
时钟选择魁梧的选择引脚连接到低电平来选择50MHz的输入。
Reg198[3]
0
0
EN_REFCLKO_3
0
1
时钟源
外部50MHz的振荡器
输入REFCLKI_3
REFCLKO_3输出为
反馈到
REFCLKI_3
内部时钟源
REFCLKI_3是
悬空
1
0
表5. RMII时钟设定
记
EN_REFCLKO_3 = 0禁用
REFCLKO_3更好的EMI
EN_REFCLKO_3 = 1为Enable
REFCLKO_3
EN_REFCLKO_3 = 1为Enable
REFCLKO_3
不建议
1
1
由KSZ8873RLL提供的RMII连接到该设备的第三MAC 。它符合RMII规范。
下面的表描述了用于通过RMII总线的信号。请参考RMII规范的全部细节上的信号
说明。
2011年9月
29
M9999-092111-1.5