
ICS932S202
概述
该
ICS932S202
是一个主时钟合成器芯片使用Rambus的DRAM的接口的Pentium II的系统。这
芯片提供了所需的所有这样的系统中的时钟。
扩频可以通过我启用
2
C.扩频通常会降低系统的电磁干扰8分贝至10dB 。这
简化了EMI认证,而不诉诸板设计迭代或昂贵的屏蔽。该
ICS932S202
员工
专有的闭环设计,它严格控制散布在工艺和温度的百分比
的变化。
引脚说明
引脚数
引脚名称
1, 7, 13, 19, 25,
GND
31, 36, 41, 45
2
REF0
REF1
3
SEL24_48
4, 10, 16, 23,
VDD
28, 35
5
X1
6
X2
PCICLK0
8
FS0
PCICLK1
9
FS1
PCICLK2
11
FS2
PCICLK3
12
FS3
22, 21, 20, 18,
PCICLK (10 :4)
17, 15, 14
24
26
27
29
30
34, 33, 32
38, 37
40, 42
39, 43
44, 46, 47
48
0600A—08/04/03
TYPE
PWR
OUT
OUT
IN
PWR
IN
OUT
OUT
IN
OUT
IN
OUT
IN
OUT
IN
OUT
IN
OUT
输出/输入
IN
IN
I / O
OUT
OUT
OUT
PWR
OUT
PWR
接地引脚
描述
14.318MHz的参考时钟输出电压为3.3V
14.318MHz的参考时钟输出电压为3.3V
逻辑输入选择24或48MHz的引脚26输出
电源引脚3.3V
XTAL_IN 14.318MHz晶振输入
XTAL_OUT晶振输出
PCI时钟输出电压为3.3V 。同步于CPU的时钟。
逻辑 - 输入频率选择
PCI时钟输出电压为3.3V 。同步于CPU的时钟。
逻辑 - 输入频率选择
PCI时钟输出电压为3.3V 。同步于CPU的时钟。
逻辑 - 输入频率选择
PCI时钟输出电压为3.3V 。同步于CPU的时钟。
逻辑 - 输入频率选择
PCI时钟输出电压为3.3V 。同步于CPU的时钟。
这种异步输入功率下的芯片时,驱动器
活性(低) 。内部的PLL被禁用,所有的
输出时钟保持为低状态。
24或48MHz的输出可选择通过
SEL24_48 # ( 0 = 48MHz的1 = 24MHz的)
固定的48MHz的时钟输出。 3.3V
逻辑 - 输入频率选择
我的时钟输入
2
C输入
数据引脚用于I
2
电路5V宽容
3.3V时钟输出。这些输出被停止时
CPU_STOP #被驱动为有效..
芯片的时钟输出2.5V @
CPU时钟输出@ 2.5V 。
电源引脚CPUCLKs 。 2.5V
IOAPIC时钟@ 2.5V 。同步与CPUCLKs 。
电源引脚的IOAPIC输出。 2.5V 。
PD #
24_48MHz
48MHz
FS4
SCLK
SDATA
3V66 (2:0)
CPU_CSCLK (1: 0)
CPUCLK (1: 0)
VddLCPU
IOAPIC (2 :0)
VddLAPIC
2