
ISL8126
功能引脚说明
(续)
针
数
4, 6
符号
EN / VFF1 , EN / VFF2
描述
这些引脚具有三重功能。在EN / VFF_引脚上的电压与一个精准的0.8V阈值进行比较
为使系统启动软启动。具有比阈值电压低时,相应的信道
可以独立地被禁用。通过一个电阻分压器连接这些引脚与输入轨,
输入电压可以UVLO (欠压锁定)功能进行监测。欠压锁定和
其滞后水平可通过这些电阻分压器进行编程。这两个引脚上的电压也被馈送
到控制器来调整各信道的锯齿振幅独立地实现馈
转发功能。
此外,在故障期间(如过压,过流和过温)的条件下,这些引脚
( EN / VFF_ )被拉低,以将情况通报给其他芯片级联。
振荡器开关频率由从这个引脚GND放置一个电阻( RFS )进行调整。内部
振荡器锁定到外部频率源,如果该引脚被连接到一个开关的方波脉冲
波形,典型地从另一个ISL8126的CLKOUT信号或外部时钟。内部振荡器
同步与输入信号的前沿。
该引脚具有双重功能取决于在该芯片的工作模式。它提供了一个时钟信号
与其他ISL8126 (多个) ,其内的VCC的400mV的VSEN2-被拉为多相( 3-,4-, 6-同步,
8-, 10-,或12相)的操作。当VSEN2-脚是不是在VCC的为400mV , ISL8126是双模式
(双独立PWM输出) 。该引脚的时钟输出信号不可用在这种模式下,但
ISL8126可以同步到外部时钟。在双模式下,该引脚可以作为以下两个功能:
1.外部基准( 0.6V目标只)可替代通道2的内部基准,通过
该引脚用于DDR /跟踪应用。
5
FSYNC
7
CLKOUT / REFIN
2.
的ISL8126操作为双PWM控制器为具有可选的相位两个独立的调节器
度偏移,这是在REFIN编程的电压电平(参见“ DDR
和双模
操作?
第36页) 。
8
PGOOD
提供漏极开路电源就绪信号,当两个通道都在标称输出的9 %
用4 %的滞后( 13 % / 9 %)和调节点软启动完成。 PGOOD监视输出
的内部的差分放大器( VMON1 / 2)。
这些引脚是误差放大器的反相输入端。这些引脚应连接到VMON1 ,
VMON2与补偿反馈网络。 FB和VMON引脚之间没有直接的连接
允许的。随着VSEN2-在VCC的400mV的拉升,相应的误差放大器被禁用,
放大器的输出为高阻态。 FB2是在两个销之一,以确定相对的相位
两个通道的内部时钟和CLKOUT信号之间的关系。参见表2第23页上。
这些引脚是差分放大器的输出。它们在内部连接到OV / UV / PGOOD
比较器。这些引脚应通过一个标准的反馈网络,当被连接到FB1 , FB2的销
两个通道都是独立运作。当VSEN1- , VSEN2-是在VCC为400mV的,拉
相应的差分放大器被禁用,并且它的输出( VMON销)为高阻抗。在这样的
情况下, VMON引脚可以用作输出电压的一个电阻分压器附加显示器到
防止系统的单点故障,使用相同的电阻器,其在系统中发生
分两种的UV / OV比较器和输出电压反馈。
这些引脚是标准的单位增益运算放大器的差分远端的负输入
感为相应的调节器(信道1和2) ,以及应连接到的负轨
的负载。
当VSEN1- , VSEN2-都在400mV的VCC ,相应的误差放大器和差分拉
放大器被禁用,它们的输出是高阻态。既VSEN2 +和FB2的输入信号电平
确定内部控制器以及CLKOUT的信号之间的相对相位。见表2
第23页。
当配置为多个电源模块(每个模块具有独立的电压环路)经营
平行,以实现流控制,电阻器需要之间的插入
VSEN1-引脚和输出电压的负感点( VSEN1-和较低的电压检测电阻器之间) ,
如图所示,在“典型应用电路”,“多
功率模块并联均流
控制“
第14页上的这引入了一种校正电压的模块具有更低的负载电流,以保持
模块之间的电流分布平衡。具有最高的负载电流将模块
自动成为主模块。为VSEN1-电阻推荐值为100Ω ,它
不宜大,以保持单位增益放大器的输入阻抗的兼容性。电容器是
还建议与100Ω平行放置。
32, 10
FB1 , FB2
31, 11
VMON1 , VMON2
30, 12
VSEN1- , VSEN2-
3
FN7892.0
2011年9月7日