
ISL33001 , ISL33002 , ISL33003
到与V进行电平移位
CC1
和V
CC2
耗材
并提供电容缓冲。
缓冲器的传播延迟,将会有更多的
来自缓冲器的不同的电容性负载延迟。
图21和22显示了如何从传播延迟
前高后低,T
PHL
,受V
CC
和电容
装载。
缓冲器的传播延迟时间的上升和下降
边缘信号必须被考虑为
定时系统的要求。建立和保持
时间可能需要进行调整,以考虑到
造成过长的传播延迟时间
重公交电容。
传播延迟
在一个由低到高的转变,上升沿信号
通过总线的上拉电阻确定的,负载电容
并从ISL33001加速器电流,
ISL33002 , ISL33003缓冲区。在此之前的加速器
成为活动的,则缓冲器被连接和输出
电压将跟踪缓冲器的输入端。当
加速器激活缓冲器连接被释放
并在缓冲的每一侧上的信号上升时
独立。对两侧的加速电流
缓冲器将是相等的。如果在两个上拉电阻
缓冲器的两侧也相等,则在不同
上升时间将正比于差
容性负载上的两个侧面。
因为在该缓冲上升的每一侧的信号
独立地,传播延迟可以是正的或
消极的。如果慢慢相对于输入侧上升
输出(即,高电容的输入负载和
轻负载上的输出),则传播延迟吨
PLH
是负的。如果慢慢相对于输出侧上升
输入,T
PLH
是正的。
高到低的转换,有一个有限的传播
通过延迟从时间外部低缓冲区
在输入驱动NMOS输出低电平。这
传播延迟将始终是正的,因为
缓冲区的下降沿连接阈值以下
测量点的延迟。除了
上拉电阻的选择
而ISL33001 , ISL33002 , ISL33003双通道
缓冲器被设计来提高总线的上升时间
在被动拉系统,适当选择的
上拉电阻是对系统操作至关重要,当
缓冲器被使用。对于一个总线操作正常
没有活跃的上升时间电路,使用ISL33001 ,
ISL33002 , ISL33003缓冲区将允许更大的上拉
电阻值,以减少吸入电流当总线
驱动低。然而,选择一个上拉电阻值
不超过20kΩ的大,无论总线电容
可见在SDA / SCL线。在总线空闲或停止位
条件要求有效的逻辑高电压来给出一个有效的
连接状态。上拉电阻值20kΩ的或更小
建议克服了典型150k欧姆
阻抗预充电电路,提供了有效的
高的水平。
典型性能曲线
2.4
2.3
2.2
2.1
I
CC1
(MA )
2.0
1.9
1.8
1.7
1.6
1.5
1.4
1.3
1.2
2.0
2.5
3.0
3.5
4.0
4.5
V
CC1
(V)
5.0
5.5
T = + 85°C
T = + 25°C
T = -40°C
C
IN
= C
OUT
= 10pF的,V
CC1
= V
CC2
= V
CC
, T
A
= + 25°C ;除非另有
指定的。
600
550
500
450
I
CC1
( nA的)
400
350
300
250
200
150
6.0
100
2.0
2.5
3.0
3.5
4.0
V
CC1
(V)
4.5
5.0
5.5
6.0
T = + 85°C
T = + 25°C
图9.我
CC1
启用电流与V
CC1
(ISL33001)
图10.我
CC1
禁用电流与V
CC1
(ISL33001)
11
FN7560.2
二零一零年九月三十日