添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第774页 > ICS84330AV02L > ICS84330AV02L PDF资料 > ICS84330AV02L PDF资料2第2页
集成
电路
系统公司
ICS84330-02
700MH
Z
, L
OW
J
伊特尔
, C
RYSTAL
-
TO
-3.3V
D
。微分
LVPECL F
Characteristic低频
S
YNTHESIZER
分频器。在nP_LOAD输入的低电平到高电平跳变,
该数据被锁存, M个分保持加载,直到
上nP_LOAD或直至串行事件发生下一个低的跳变。
测试输出模式为000(移位寄存器输出)时operat-
荷兰国际集团的并行输入模式。压控振荡器之间的关系
频率,晶体频率和M个分频器被定义为
如下: FVCO =值为fXTAL X 2M
16
M值和M0通过M8所需要的值
表3B所示,可编程VCO频率功能
表。有效的M值的量, PLL将实现锁是
定义为125
M
350.频出被定义为
如下: FOUT FVCO值为fXTAL X 2M
=
=
N
N
16
发生串行操作时nP_LOAD为高和S_LOAD
为LOW 。该移位寄存器是通过采样S-DATA装
比特与S_CLOCK的上升沿。的内容
移位寄存器被加载到M个除法时S_LOAD转录
位数从低到高。在M鸿沟和N分频输出
值被锁存S_LOAD的高到低的跳变。
如果S_LOAD被拉高,在S-DATA输入数据传递
直接将上S_CLOCK的每个上升沿对M分频器。
在串行模式可以用来编程M和N位和
测试位, T2 : T0 。内部寄存器T2 : T0确定状态
所述测试输出如下:
FOUT
FOUT
FOUT
FOUT
FOUT
FOUT
FOUT
S_CLOCK ÷ N分频器
FOUT
F
UNCTIONAL
D
ESCRIPTION
注:下面的功能描述描述OP-
关合作使用16MHz的晶振。有效的PLL环路分频值
不同的晶体或输入频率在在 - 定义
把频率特性,表6 ,注1 。
该ICS84330-02具有完全集成的PLL和there-
前无需外部元件设置循环频带 -
宽度。石英晶体被用作输入到芯片上的
振荡器。该振荡器的输出是由16之前的分
相位检测器。一个16MHz晶振这提供了一个1MHz的
参考频率。 PLL的压控振荡器工作在一
范围为250MHz到700MHz的的。 M个除法器的输出是
也施加到相位检测器。
相位检测器和M个分频器力VCO的输出频率
昆西是2M次调整基准频率
VCO控制电压。需要注意的是对于M的某些值(要么太
高或过低)时,PLL将不实现锁定。的输出
压控振荡器由分离器被发送到每个LVPECL的前缩放
输出缓冲器。除法器提供了一个50 %的输出占空比。
的ICS84330-02支持两个可编程功能
输入模式进行编程并购分频器和N分频器的输出。该
两个输入操作模式是并行和串行。
图1
示出了每种模式的时序图。在并行模式下的
nP_LOAD输入为低电平。通过M8的输入M0的数据和
N0通过N1被直接传递到M分频器和N个输出
T2
0
0
0
0
1
1
1
1
T1
0
0
1
1
0
0
1
1
T0
0
1
0
1
0
1
0
1
测试输出
移位寄存器OUT
PLL参考的Xtal ÷ 16
( VCO ÷ M) / 2 (非50 %占空比M分频器)
FOUT
LVCMOS输出频率为200MHz <
( S_CLOCK ÷ M) / 2 (非50 %占空比M分频器)
FOUT - 4
S
ERIAL
L
OADING
S_CLOCK
T2
t
t
S-DATA
T1
T0
N1
N0
M8
M7
M6
M5
M4
M3
M2
M1
M0
S_LOAD
S
H
nP_LOAD
t
S
P
ARALLEL
L
OADING
M0 : M8 , N0 : N1
M,N
nP_LOAD
t
S
t
H
S_LOAD
时间
F
IGURE
1. P
ARALLEL
&放大器; S
ERIAL
L
OAD
O
PERATIONS
注: nP_LOAD设计改变M和N位时,以消除欠幅脉冲。
84330AV-02
www.icst.com/products/hiperclocks.html
2
REV 。一个2005年5月31日

深圳市碧威特网络技术有限公司