
附录D引脚状态
在复位T2状态:
图D.2为的情况下的时序图,其中
水库
在变低
T2的状态的外部存储器存取周期。立刻
水库
变为低电平时,所有端口都被初始化为
输入状态。
AS , RD , HWR ,
和
LWR
去高,并且数据总线进入高阻抗
状态。地址总线的低级别后初始化为低输出电平0.5状态
水库
is
采样。当复位时处于等待状态时,会出现同样的时序适用(T
W
).
访问外部地址
T1
φ
T2
T3
水库
国内
RESET信号
地址总线
H'000000
CS
0
高阻抗
CS
7
to
CS
1
AS
RD
(读访问)
重水堆,轻水堆
(写访问)
数据总线
(写访问)
I / O端口
高阻抗
高阻抗
图中内存访问D.2复位(在T2状态复位)
牧师7.00 2005年9月21日第873 878
REJ09B0259-0700