
表1-1 :引脚说明(续)
针
数
K4
K5
K6
K7
K9
名字
定时
TYPE
描述
AIN_7/8
ACLK_2
AIN_3/4
ACLK_1
CS_TMS
同步
与ACLK_2
时钟
同步
与ACLK_1
时钟
同步
同
SCLK_TCK
输入
输入
输入
输入
输入
串行音频输入;通道7和8 。
为3.072MHz的音频时钟对音频组2(通道5-8)。
串行音频输入;通道3和4 。
为3.072MHz时钟的音频音频组1 ( 1-4通道) 。
通讯信号输入
信号电平LVCMOS / LVTTL兼容。
片选/测试模式开始。
主机模式( JTAG / HOST = LOW )
CS_TMS用作主机接口芯片选择,
CS ,
并活跃
低。
JTAG测试模式( JTAG / HOST =高)
CS_TMS操作为JTAG测试模式开始,TMS,用于控制
的JTAG测试的操作,并且是高电平有效。
注意:如果不使用主机接口,此引脚为高电平。
K10
SDIN_TDI
同步
同
SCLK_TCK
输入
通讯信号输入
信号电平LVCMOS / LVTTL兼容。
串行数据/测试数据输入
主机模式( JTAG / HOST = LOW )
该引脚作为主机接口串行输入, SDIN ,用于
写地址和配置信息提供给内部
该装置的寄存器。
JTAG测试模式( JTAG / HOST =高)
该引脚用于转移和经营的JTAG测试数据输入,
TDI 。
注意:如果不使用主机接口,此引脚为高电平。
GS1582多速率串行器与电缆驱动器,音频
复用器和ClockCleaner
TM
数据表
40117 - 3
2009年3月
18 115