
恩智浦半导体
SAA7108AE ; SAA7109AE
HD- CODEC
8.2输入格式
输入格式转换所有接受PD输入数据格式, RGB或YC
B
-C
R
,
到一个共同的内部的RGB或Y -C的
B
-C
R
数据流。
当双沿时钟的情况下,该数据被内部分割成多个部分PPD1和
PPD2 。在时钟边沿分配必须根据I被置
2
C总线控制位SLOT
和边缘进行正确的操作。
如果Y -C
B
-C
R
正在应用的27 MB / s的数据流,输入格式化器的输出可以
可直接用于饲料的视频编码器块。
水平倍增经由输入格式化器支持。根据本
的像素时钟分频器编程(见
第8.10节)
就采集了数据
流1
×,
2
×
或4
×
输入数据速率。可选内插滤波器可用。该
时钟域转换是由4个条目宽的FIFO其被初始化的每个处理
网络场或明确的要求。旁路为FIFO是可用的,特别是对于高输入
数据速率。
8.3 RGB LUT
这个块的3个256字节的RAM可以用三个8位的信号加以处理,从而
它可以用于构建任何变换,例如伽马校正的RGB信号。在
事件的索引颜色数据被施加时, RAM的寻址平行。
所述查找表可以通过一个予加载
2
C总线的写访问,或者可以是在像素数据的一部分
经由PD端口输入。在后一种情况下, 256个字节
×
3个字节用于R ,G和B的LUT
预计在输入视频行的开始处,具有前行两行
被撤销网络定义为科幻RST有效行,直至该行的中间连接的第一个前一个
活动线路。的网络连接第一个3字节的网络连接第一个的RGB LUT的数据,等等。
8.4光标插入
32点
×
32点光标可以覆盖作为选项;光标的位图可以是
由我上传
2
C总线写访问特定网络连接I2C寄存器或通过输入像素数据
在PD口。在后一种情况下, 256个字节代科幻宁光标的位图(每像素2比特)
预计在第一个连接前行中的最后一个RGB LUT数据后立即
活动线路。
光标位图设置如下:每个像素占用2位。这些含义
位依赖于CMODE我
2
如在描述C总线寄存器
表8 。
透明的方式
该输入像素被通过时, “光标颜色”可以被编程
独立的寄存器。
位映像被存储,每个字节的4个像素,对齐到至少显着的位。所以,第一个科幻
像素是在0和1位,在3位和4等的下一个象素。在网络连接第一个指标是
柱,随后的行;索引0,0是左上角。
表6 。
D7
D1
一个字节的指针位图布局
D6
像素N + 3
D0
D1
D5
D4
像素N + 2
D0
D1
D3
D2
像素N + 1
D0
D1
D1
D0
像素
D0
SAA7108AE_SAA7109AE_3
NXP B.V. 2007年保留所有权利。
产品数据表
牧师03 - 2007年2月6日
21 208