
飞利浦半导体
SAA7102 ; SAA7103
数字视频编码器
同步控制寄存器,子地址97H ,位描述
- 续
符号
OVS
访问值说明
读/写
0
1
脚VSVGC是
输入
有源输出
信号的极性在输出模式引脚VSVGC (主
模式)是
0
1
高电平有效;输入信号的上升沿用于从
模式
低电平有效;输入信号的下降沿用于从
模式
脚HSVGC是
0
1
输入
有源输出
信号引脚HSVGC输出模式(主极性
模式)是
0
1
高电平有效;输入信号的上升沿用于从
模式
低电平有效;输入信号的下降沿用于从
模式
表82 :
位
3
2
PVS
读/写
1
OHS
读/写
0
小灵通
读/写
表83 :
位
7到0
线路长度寄存器,子地址98H ,位描述
描述
与HLEN [10:8 ](见
表84 )
水平长度;
符号
HLEN [7 :0]的
PIXCLKs数
HLEN =
-------------------------------------------------
–
1
-
LINE
表84 :
位
7个
3
2比0
输入延迟, MSB线长度寄存器,子地址99H ,位描述
描述
输入延迟;德网络网元的活动边沿之间的PIXCLKs的距离
CBO和FI RST收到的有效像素
必须用逻辑0进行编程,以确保兼容性未来
增强
符号
IDEL [3 :0]的
-
HLEN [10 : 8 ]参见
表83
水平增量寄存器,子地址9AH ,位描述
描述
与XINC [11:8 ](见
表87 )
水平缩放增量部分
表85 :
位
7到0
符号
XINC [7 :0]的
输出像素数
--------------------------------------------------------
-
LINE
引擎;
XINC =
--------------------------------------------------------
×
4096
-
输入的像素数
-----------------------------------------------------
-
LINE
SAA7102_SAA7103_4
皇家飞利浦电子有限公司2006年版权所有。
产品数据表
牧师04 - 2006年1月18日
60 84