
飞利浦半导体
SAA7102 ; SAA7103
数字视频编码器
由于重新隔行,该电路可以执行放大倍数。最大的因素取决于
上的抗佛罗里达州icker功能的设定,并且可以从在给出的公式推导
第7.17 。
7.8 FIFO
该FIFO作为缓冲距离PIXCLK时钟域转换到XTAL时钟
域。写入时钟是PIXCLK和读出时钟是XTAL 。下一个溢流或溢流
条件可以通过I来检测
2
C总线读取权限。
为了避免在佛罗里达州流入的并在佛罗里达州流入的,至关重要的是,对所述的频率
合成PIXCLK匹配于输入图像的分辨率和所需的缩放
因素。因此建议参考
表9
to
表26
对于一些有代表性的组合。
7.9边境发生器
当图形图像将被显示为隔行扫描PAL,NTSC, S视频或RGB上
一电视屏幕,希望在许多情况下,不丢失图像信息由于固有
过扫描电视机的。欠扫描区域的所需量,这是实现
通过在垂直和水平方向上适当的缩放,可以音响LLED中的
用任意真彩色色调边框发生器。
7.10振荡器和离散时间振荡器( DTO )
主时钟产生被实现为27MHz的晶体振荡器,其可进行操作
无论是与基波晶体或第三谐波晶体。
水晶时钟提供的像素时钟合成器,视频编码器的DTO和
在我
2
C总线控制模块。它通常还提供了三倍的DAC ,除的
辅助VGA模式,其中三DAC的时钟为像素时钟( PIXCLK ) 。
DTO的可被编程,以合成之间的所有相关的像素时钟的频率
大约在18 MHz和44 MHz的。
7.11低通时钟产生电路( CGC )
此块降低了合成的像素时钟的相位抖动。它可以作为一个追踪
滤波器的所有相关合成的像素时钟频率。
7.12编码器
7.12.1视频路径
该编码器产生从Y亮度和彩色副载波输出信号
C
B
和C
R
基带信号,它们是适合于用作CVBS或分离Y和C
信号。
输入到编码器,在27MHz时钟(如DVD) ,或者是来自计算机
显卡的像素时钟,通过FIFO和边境发生器,或ITU-R BT.656喂养
风格信号。
亮度是在增益和偏移改性音响版(偏移量是可编程的,在一定范围内
让不同的黑电平设置窗口) 。消隐电平可以插入一个固定的后置
同步脉冲顶部电平,根据标准的复合同步
SAA7102_SAA7103_4
皇家飞利浦电子有限公司2006年版权所有。
产品数据表
牧师04 - 2006年1月18日
12 84