
FAN3268 -2A低压PMOS- NMOS桥驱动器
布局和连接指南
该FAN3268栅极驱动器集成了快速反应
输入电路,短传播延迟和强大的
能够通过提供峰值电流的输出级
2A从下10ns的便利电压转换时间
过度为150ns 。下面的布局和连接
指导方针强烈建议:
工作波形
图28示出了用于非反相启动波形
通道A上电时,驱动器的输出为信道A
保持为低电平,直到V
DD
电压达到UVLO开启
于阈值,则OUTA工作在相同INA 。
保持高输出电流和功率接地路径
分开
l
逻辑和使能输入信号,并
信号接地路径。这是特别关键的时
处理TTL电平逻辑阈值时驱动程序
输入使能引脚。
保持驱动器尽可能靠近负载尽可能
最小化的高电流迹线的长度。这
降低了串联电感,改善高
高速开关,同时减少了环路面积
可以辐射EMI的驱动器输入和周边
电路。
如果输入到一个信道是不从外部
连接,内部100kΩ的电阻器表示
上框图命令的低输出(信道
A)或高的输出(通道B ) 。在嘈杂的
的环境中,可能有必要配合输入或
使未使用的通道连接到VDD或GND(地)
使用短的走线,以防止噪声引起
寄生输出开关。
许多高速功率电路可容易
噪声从自身输出或其它注射
外部资源,可能导致输出的重
触发。这些效果可以是显而易见的,如果
电路设置在电路试验板或者非最佳电路测试
布局与长期投入,启用或输出引线。为
最好的结果,使连接到所有引脚短
而直接越好。
导通和关断电流路径应该是
最小化。
图28.非反相启动波形
图29示出了用于反相启动波形
信道B上电时,驱动器的输出为B声道
被连接到V
DD
通过内部100kΩ的电阻,直到
V
DD
电压达到UVLO开启阈值,则
OUTB操作的相位与INB 。
图29.反相启动波形
2009仙童半导体公司
FAN3268 版本1.0.1
www.fairchildsemi.com
12