
MAX 7000可编程逻辑器件系列数据手册
在MAX 7000的体系结构包括四个专用输入可
可以用作通用输入或高速,全局控制
信号(时钟,清除和两个输出使能信号),对每个
宏单元和I / O引脚。
图1
示EPM7032的体系结构,
EPM7064和EPM7096器件。
图1. EPM7032 , EPM7064 & EPM7096器件框图
INPUT/GLCK1
输入/ GCLRn
INPUT/OE1
INPUT/OE2
实验室中
8至16
8至16
I / O引脚
I / O
控制
块
36
36
LAB B
8至16
宏单元
116个
16
宏单元
17至32
16
I / O
控制
块
8至16
I / O引脚
8至16
LAB
8至16
8至16
I / O引脚
I / O
控制
块
36
PIA
36
8至16
LAB
8至16
宏单元
33 48
16
宏单元
49至64
16
I / O
控制
块
8至16
I / O引脚
8至16
8至16
Altera公司。
7