
第1章:增强型配置器件( EPC4 , EPC8和EPC16 )数据表
上电复位
1–25
上电复位
POR电路使系统保持在复位状态,直到电源电压等级有
稳定。上电复位时由五世
CC
斜坡时间和用户可编程
POR延迟计数器。当电源是稳定的,在POR计数器到期时,上电复位
电路释放
OE
引脚。在POR时可通过外部被进一步扩展
设备通过驱动
OE
引脚为低电平。
1
不执行JTAG或ISP的说明,直到POR完成。
增强型配置器件支持可编程POR延迟设置。您
可以设定POR延迟到默认的100毫秒设置或降低POR延迟2毫秒
对于需要快速启动系统。该
PORSEL
输入引脚控制该POR
延迟;一个逻辑高电平选择2毫秒的延迟,而逻辑低电平选择
100毫秒的延迟。
增强型配置器件可以输入以下条件下复位:
■
上电复位复位开始于在V初始上电
CC
斜坡上升或若V
CC
滴剂
低于最低运行条件后,可随时V
CC
已经稳定
该FPGA通过驱动启动重新配置
的nSTATUS
低,这发生在当
FPGA检测到CRC错误或者FPGA的
送到nCONFIG
输入引脚置
控制器检测到配置错误并断言
OE
开始
在Altera FPGA中(例如,当重新配置
CONF_DONE
保持低
毕竟配置数据已发送)
■
■
电源排序
Altera公司要求您开机FPGA的V
CCINT
赛前强化供应
配置器件的上电复位到期。
电时需要被控制,以使所述增强的配置设备的
OE
信号
后变高
CONF_DONE
信号被拉低。如果EEPC器件退出POR
之前在FPGA上电时,该
CONF_DONE
信号将是很高的,因为在
上拉电阻持有该信号为高电平。当增强配置器件
退出POR ,
OE
被释放并拉高通过一个上拉电阻。由于增强
配置器件样品
NCS
信号上的上升沿
OE ,
在检测到高
水平上
CONF_DONE
并进入空闲模式。
数据
和
DCLK
输出将不会切换
在这种状态和配置将不会开始。增强型配置器件会
只有退出此模式如果断电,然后正常供电。
1
为了确保增强配置器件进入配置模式正确,你
必须确保FPGA完成电的增强型配置之前,
器件退出POR 。
该引脚可选的上电复位时间的功能是确保该电序列是有用的。
增强型配置器件有两个POR设置, 2毫秒时
PORSEL
被设置为
高电平和100毫秒时
PORSEL
被设置为一个较低的水平。欲了解更多余量,
100毫秒的设定可以进行选择,以允许所述的FPGA上电之前,配置是
企图。
2009年12月
Altera公司。
配置手册(全两卷集)