
EM92547A/B/D
来电显示FSK解码器
引脚说明
符号
TIP
环
环DET1
环DET2
shortData
/ RING TIME
I / O
I
I
I
I
O
O
功能
这个输入被连接到双绞线的端线。
这个输入被连接到双绞线的环行。
这个输入被连接到所述线的一端通过一个衰减
网络。它是用来检测一个有效振铃信号的发生。
这个输入被连接到线路的另一端通过一
衰减网络。
数据输出引脚无前导消息。
一个RC网络应连接到该引脚。 RC时间
常选择持有低于2.2V时该引脚电压之间
在振铃信号的峰值。
此低电平输入设置芯片进入开机。当高,
芯片被置于睡眠模式中不存在环
信号。在这种模式下,只有振铃检测电路处于活动状态。
地面上。
该引脚连接到晶体振荡器的另一侧。
该引脚连接到3.58MHz的晶体振荡器或455 kHz时
谐振器。它也可以被用作外部时钟输入。
该引脚上的逻辑“1”来选择3.58MHz的晶体振荡器,逻辑“0”
选择为455kHz振荡器。
(环检测器) (低有效) ,该输出检测到的存在
有效的振铃信号。
(载波侦测) (低有效) ,该输出指示存在
的带内信号的设备的输入。
该解调FSK数据输出到该引脚。
电源电压。
非关连。
/ PWR UP
I
VSS
OSCOUT
OSCIN
CLK选择
/ RD
/ CD
数据输出
VDD
NC
O
I
I
O
O
O
功能说明
该EM92547是CMOS器件设计,支持来电号码交付
特征,这是由地区性贝尔运营公司提供的。该EM92547 CLID
包括两条路径:信号路径和振铃指示路径。信号路径由
输入差分缓冲器;一个带通滤波器,一个FSK解调器和一个数据有效用
载波检测电路。振铃检测器路径包括一个时钟发生器,一个振铃检测电路
和一个电逻辑电路。
在一个典型的应用中,环检测器连续地保持线,而所有
芯片的其他功能被禁止。如果振铃信号被发送时,所述振铃检测器被唤醒
振荡器和主偏置发生器。这又激活了集成电路的其余部分。一旦
激活后,有效信号RI (振铃指示)发送。
________________________________________________________________________________________________________________________________________________________
*本规范恕不另行通知进行更改。
1998
~ 3 ~