
DM3730 , DM3725
www.ti.com
SPRS685D
–
2010年8月
–
修订后的2011年7月
( 1 )关联与JTAG模块所支持的最大输入频率
( 2 ) P =输入时钟JTAG _tck期NS
( 3)输入时钟JTAG _tck支持的最大周期抖动。
(4)在时序要求保证为规定的周期抖动和占空比的错误条件。
( 5 )查看
第4.3.4节,
处理器时钟。
表6-147 。 JTAG开关特性-的自适应时钟模式
(4)
号
JA1
JA2
JA3
1 / t
C( RTCK )
t
W( RTCKL )
t
W( RTCKH )
t
DC ( RTCK )
t
J(下RTCK )
t
R( RTCK )
t
F( RTCK )
JA11
t
D( rtckL - tdoV )
参数
频率,输出时钟jtag_rtck
脉冲持续时间,输出时钟jtag_rtck低
脉冲持续时间,输出时钟jtag_rtck高
占空比误差,输出时钟jtag_rtck
抖动标准偏差,输出时钟jtag_rtck
上升时间,输出时钟jtag_rtck
下降时间,输出时钟jtag_rtck
延迟时间,输出时钟jtag_rtck低到输出数据
jtag_tdo有效
–14.6
(3)
(1)
OPP100
民
最大
50
0.5P
(2)
0.5P
–2500
(2)
OPP50
民
最大
50
0.5P
(2)
0.5P
–2500
(2)
单位
兆赫
ns
ns
ps
ps
ns
ns
ns
2500
33.3
0
0
14.6
2500
33.3
0
0
–14.6
14.6
( 1 )相关的JTAG _rtck最大频率可编程的。
( 2 ) P =输出时钟JTAG _rtck期NS
(3)的抖动概率密度可以由高斯函数来近似。
( 4 )查看
第4.3.4节,
处理器时钟。
JA4
JA5
JTAG_TCK
JA7
JTAG_TDI
JA9
JTAG_TMS
JA1
JA2
jtag_rtck
JA11
JTAG_TDO
SWPS038-110
JA6
JA8
JA10
JA3
图6-83 。 JTAG -的自适应时钟模式
版权
2010-2011年,德州仪器
时序要求和开关特性
提交文档反馈
产品文件夹链接( S) :
DM3730 DM3725
269