
DM3730 , DM3725
www.ti.com
SPRS685D
–
2010年8月
–
修订后的2011年7月
表2-1 。球的特性( CBP PKG )。
(3)
(续)
球
底部
[1]
J8
BALL TOP
[1]
NA
引脚名称
[2]
模式
[3]
TYPE
[4]
球
RESET
状态
[5]
H
球
RESET
REL 。
状态
[6]
H
RESET
REL 。模式功率
[8]
HYS
[9]
[7]
7
vdds_mem
是的
卜FF器
上拉
强度/ DOWN
(MA )
[10]
TYPE
[11]
8
PU / PD
IO细胞
[12]
LVCMOS
gpmc_wait3
sys_ndmareq1
uart4_rx
gpio_65
安全模式
0
1
2
4
7
0
4
5
7
0
4
5
7
0
4
7
0
4
7
0
2
4
7
0
2
4
7
0
4
7
0
4
7
0
2
4
7
0
2
4
7
0
2
4
5
7
0
2
4
5
7
I
I
I
IO
D28
NA
dss_pclk
gpio_66
hw_dbg12
安全模式
O
IO
O
H
H
7
VDDS
是的
8
PU / PD
LVCMOS
D26
NA
dss_hsync
gpio_67
hw_dbg13
安全模式
O
IO
O
H
H
7
VDDS
是的
8
PU / PD
LVCMOS
D27
NA
dss_vsync
gpio_68
安全模式
O
IO
H
H
7
VDDS
是的
8
PU / PD
LVCMOS
E27
NA
dss_acbias
gpio_69
安全模式
O
IO
L
L
7
VDDS
是的
8
PU / PD
LVCMOS
AG22
NA
dss_data0
uart1_cts
gpio_70
安全模式
IO
I
IO
L
L
7
VDDS
是的
8
NA
8
8
PU / PD
LVCMOS
AH22
NA
dss_data1
uart1_rts
gpio_71
安全模式
IO
O
IO
L
L
7
VDDS
是的
8
8
8
8
PU / PD
LVCMOS
AG23
NA
dss_data2
gpio_72
安全模式
IO
IO
L
L
7
VDDS
是的
8
8
8
PU / PD
LVCMOS
AH23
NA
dss_data3
gpio_73
安全模式
IO
IO
L
L
7
VDDS
是的
8
8
8
PU / PD
LVCMOS
AG24
NA
dss_data4
uart3_rx_irrx
gpio_74
安全模式
IO
I
IO
L
L
7
VDDS
是的
8
NA
8
8
PU / PD
LVCMOS
AH24
NA
dss_data5
uart3_tx_irtx
gpio_75
安全模式
IO
O
IO
L
L
7
VDDS
是的
8
8
8
8
PU / PD
LVCMOS
E26
NA
dss_data6
uart1_tx
gpio_76
hw_dbg14
安全模式
IO
O
IO
O
L
L
7
VDDS
是的
8
PU / PD
LVCMOS
F28
NA
dss_data7
uart1_rx
gpio_77
hw_dbg15
安全模式
IO
I
IO
O
L
L
7
VDDS
是的
8
PU / PD
LVCMOS
版权
2010-2011年,德州仪器
引脚说明
提交文档反馈
产品文件夹链接( S) :
DM3730 DM3725
29