
CYD04S72V
CYD09S72V
CYD18S72V
引脚德网络nitions
左侧端口
A
0L
–A
17L
BE
0L
“ BE
7L
忙
L[11,12]
C
L
CE0
L[13]
CE1
L[14]
DQ
0L
-DQ
71L
OE
L
INT
L
正确的端口
A
0R
–A
17R
BE
0R
“ BE
7R
忙
R[11,12]
C
R
CE0
R[13]
CE1
R[14]
DQ
0R
-DQ
71R
OE
R
INT
R
地址输入。
字节使能输入。
声称这些信号能够读取和写入操作的
对应的存储器阵列的字节。
繁忙的港口输出。
当检测到碰撞时,产生BUSY为有效。
输入时钟信号。
低电平有效芯片使能输入。
高电平有效芯片使能输入。
数据总线输入/输出。
输出使能输入。
这种异步信号必须被拉低,使
在读操作DQ数据引脚。
邮箱中断标志输出。
邮箱允许端口之间的通信。
上面的两个存储单元可以用于讯息传递。 INT
L
断言
为低电平时,正确的端口写入左端口的邮箱位置,反之亦然。
中断到端口置为无效HIGH时,它读取其邮箱中的内容。
港口低速选择输入。
当低于100 MHz工作频率,该LowSPD
关闭该端口的DLL 。
描述
LowSPD
L[11,15]
]
LowSPD
R[11,15]
]
PORTSTD [1 :0]的
L[11,15
PORTSTD [1 :0]的
R[11,15
端口地址/控制/数据I / O标准选择输入。
读/写
L
准备
L[11,12]
CNT / MSK
L[14]
ADS
L[13]
CNTEN
L[13]
CNTRST
L[14]
CNTINT
L[16]
WRP
L[11,17]
RET
L[11,17]
FTSEL
L[11,17]
VREF
L[11,15]
读/写
R
准备
R[11,12]
CNT / MSK
R[14]
ADS
R[13]
CNTEN
R[13]
CNTRST
R[14]
CNTINT
R[16]
WRP
R[11,17]
RET
R[12,17]
FTSEL
R[11,17]
VREF
R[11,15]
读/写使能输入。
断言此引脚为低电平写入或高从阅读
双端口存储器阵列。
端口输出做好准备。
这个信号将被置在一个端口可以正常
操作。
端口计数器/掩码选择输入。
计数器控制输入。
端口计数器地址的负载选通输入。
计数器控制输入。
端口计数使能输入。
计数器控制输入。
端口计数器复位输入。
计数器控制输入。
端口计数器中断输出。
该引脚为低电平时,未屏蔽部分
计数器是递增的所有“1” 。
端口计数器裹输入。
经过一阵计数器达到最大计数,如果WRP
低,未掩蔽的计数器位将被设置为0,如果高,则计数器将装入
保存在镜像寄存器中的值。
端口计数器重传输入。
计数器控制输入。
流通中选择。
使用此引脚来选择流通方式。当被去断言,
该装置是在流水线模式。
端口外部高速IO指令输入。
笔记
11.这个球将代表下一代双端口功能。有关此功能的更多信息,请联系赛普拉斯销售。
12.请将此球悬空。有关此功能的更多信息,请联系赛普拉斯销售。
13.这些球是不适用CYD18S72V设备。他们需要连接到VSS 。
14.这些球是不适用CYD18S72V设备。他们需要连接到VDDIO 。
15.将这个球VSS 。有关此新一代双端口功能的更多信息,请联系赛普拉斯销售。
16.这些球是不适用CYD18S72V设备。他们需要的是无连接的。
17.连接这个球VDDIO 。有关此新一代双端口功能的联系赛普拉斯销售的更多信息
文件编号: 38-06069牧师* L
第30个5
[+ ]反馈