位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1173页 > CY8C3865LTI-024 > CY8C3865LTI-024 PDF资料 > CY8C3865LTI-024 PDF资料1第27页

的PSoC
3 : CY8C38系列
数据表
图6-1 。时钟子系统
3-62兆赫
IMO
4-25兆赫
ECO
外部IO
或DSI
0-66兆赫
32 kHz的ECO
1,33,100千赫
国际劳工组织
12-48兆赫
倍
CPU时钟分频器
4位
24-67兆赫
PLL
系统
时钟复用
总线时钟分频器
16位
s
k
e
w
s
k
e
w
s
k
e
w
s
k
e
w
中央处理器
时钟
公共汽车
时钟
数字时钟
分频器16位
数字时钟
分频器16位
模拟时钟
分频器16位
数字时钟
分频器16位
7
数字时钟
分频器16位
7
模拟时钟
分频器16位
数字时钟
分频器16位
数字时钟
分频器16位
模拟时钟
分频器16位
数字时钟
分频器16位
数字时钟
分频器16位
模拟时钟
分频器16位
6.1.1内部振荡器
6.1.1.1内部主振荡器
在大多数设计中,国际海事组织是必需的,因为唯一的时钟源
它的± 1 %的准确度。国际海事组织的工作,无需外部
分量,并输出一个稳定的时钟。出厂微调每个
频率范围被存储在设备中。随着工厂装饰,
容差为± 1 %的变化在3 MHz ,高达± 7 %,至
62兆赫。在IMO与PLL结合,能够生成
的CPU和系统时钟到该器件的最大
频率(见
PLL ) 。
国际海事组织提供的时钟输出,3 , 6 , 12 ,
24 ,48,和62兆赫。
6.1.1.2时钟倍频器
时钟倍频器在两次的频率输出时钟
输入时钟。该倍频器的工作原理为6输入频率范围
24兆赫(提供12至48兆赫的输出)。它可以是
配置为使用时钟来自IMO , MHzECO的,或的DSI
(外部引脚) 。该倍频器通常用于时钟的USB接口。
6.1.1.3 PLL
该PLL允许低频率,高精确度的时钟是
乘到更高的频率。这是一个权衡之间
更高的时钟频率和精度以及高功率
消耗和增加的启动时间。
PLL模块提供了一种机制,用于产生时钟
基于各种输入源的频率。该PLL
输出时钟的频率在24至67兆赫的范围内。它的输入
和反馈分频器提供了4032个离散率创造
几乎任何所需的系统时钟频率。的精度
PLL输出取决于PLL输入源的精度。
最常见的PLL用途是乘IMO时钟在3 MHz ,
它是最准确的,生成的CPU和系统
时钟到该设备的最大频率。
文件编号: 001-11729修订版* R
在PLL实现了在250μs内锁相环(按位验证
设置)。它可以被配置为使用一个时钟从国际海事组织
MHzECO的或DSI (外部引脚) 。 PLL时钟源可以是
使用,直至锁定完成,并暗示带有锁位。锁
信号可以通过DSI被路由到产生中断。
在进入低功耗模式前,禁止PLL 。
6.1.1.4内部低速振荡器
国际劳工组织提供的时钟频率为低功耗,
包括看门狗定时器和睡眠定时器。国际劳工组织
生成多达三个不同的时钟: 1千赫, 33千赫,而
为100kHz。 1- kHz时钟( CLK1K )典型地用于一个
后台“心跳式”定时器。这个时钟本身适合于
低功耗监控操作,如看门狗定时器
并使用中央时轮( CTW )长睡眠间隔。
中央时轮是一个1 - kHz时,自由运行, 13位计数器
国际劳工组织主频。中央时轮始终处于启用状态,
除了在休眠模式下,当CPU是在停止
片上调试模式。它可以被用来产生周期性
中断的定时或从唤醒系统
低功率模式。固件可以复位中央时轮。
需要精确时序的系统应使用RTC
能力,而非中央时轮。
100 - kHz时钟( CLK100K)可作为低功耗系统
时钟运行的CPU。它也可以生成时间间隔,例如
使用快速时轮快速睡眠间隔。快速时轮
为100 kHz时, 5位计数器由国际劳工组织主频也可以
用来唤醒系统。快速时轮设置
可编程,计数器自动复位时,
终端计数为止。这使得灵活,周期
CPU以更高的速率的比是使用允许唤醒
中央时轮。快速时轮可以产生可选
中断终端计数到达各一次。
第27页129
[+ ]反馈