位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1101页 > CY8C20324-12LQXIT > CY8C20324-12LQXIT PDF资料 > CY8C20324-12LQXIT PDF资料2第7页

CY8C20224 , CY8C20324
CY8C20424 , CY8C20524
引脚配置
本节介绍,列表和说明CY8C20224 , CY8C20324 , CY8C20424和CY8C20524 PSoC器件的引脚和引脚
精读网络gurations 。
在CY8C20x24 PSoC器件是在各种列出并在下面的表格示出封装形式。每个端口
引脚(标有“P ”),能够进行数字I / O和连接到公共模拟总线。然而,V
SS
, V
DD
和XRES不
有能力的数字I / O 。
16引脚器件的引脚
图3. CY8C20224 16引脚PSoC器件
P0 [3],艾
15
P 0 [1] ,艾
P0 [7] ,艾
14
16
A I , P 2 [ 5 ]
A I , P 2 [ 1 ]
A I 1,I 2 (C S) C L ,S P I S S, P 1 [ 7 ]
A I 1,I 2 (C S) D A ,S P I M为O,P 1 [5]
5
6
7
CLK , SCL I2C ,SPI MOSI P1 [ 1 ]
人工智能,SPI的CLK中,P1 [3]
VSS
表1. 16引脚部分引脚( COL )
PIN号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
数字
I / O
I / O
I
OH
I
OH
I
OH
I
OH
动力
I
OH
I
OH
I
OH
输入
I / O
动力
I / O
I / O
I / O
I
I
I
I
I
I
I
类似物
I
I
I
I
I
I
名字
P2[5]
P2[1]
P1[7]
P1[5]
P1[3]
P1[1]
V
SS
P1[0]
P1[2]
P1[4]
XRES
P0[4]
V
DD
P0[7]
P0[3]
P0[1]
描述
I
2
SCL , SPI SS
I
2
SDA , SPI MISO
SPI CLK
CLK
[1]
, I
2
SCL , SPI MOSI
接地连接
数据
[1]
, I
2
SDA
可选的外部时钟输入( EXTCLK )
有效的外部复位与内部下拉
电源电压
集成输入
集成输入
A =模拟, I =输入, O =输出, OH = 5 mA高输出驱动
记
1.这些是ISSP引脚,不属于高阻在POR (上电复位) 。介
的PSoC可编程系统级芯片
技术参考手册
了解详细信息。
文件编号: 001-41947修订版* K
人工智能,数据, I2C SDA , P1 [ 0 ]
8
1
2
3
4
13
VDD
12
9
P 0 [4] , A I
XRES
第1页[4] , A I , E X T C L·K
P 1 [2] , A I
QFN
11
(T O·P V即W)
1 0
第40 7
[+ ]反馈