
CDC7005
3.3 V高性能时钟合成器和抖动消除器
SCAS685E - 2002年12月 - 修订2004年11月
D
高性能的1 : 5 PLL时钟
D
D
D
D
D
D
D
D
D
D
D
D
D
D
D
同步
两个时钟输入: VCXO_IN时钟为
同步时钟REF_IN
同步频率高达800 MHz的
( VCXO_IN )
支持五种差分LVPECL输出
每个输出频率可选用x1 ,
/2, /4, /8, /16
所有输出是同步的
集成的低噪声OPA外部
低通滤波器
高效的抖动筛选从低PLL
环路带宽
低相位噪声特性
可编程延迟相对于
调整
预分频器环路带宽调整
SPI可控处设置
电控制力量LVPECL输出
到三态处于VCC
<1.5
V
3.3 V电源
提供64引脚BGA封装
0.8毫米间距的两个无铅ZVA和
含铅GVA包
工业温度范围-40° C至
85°C
1
A
CTRL_LE
2
CTRL_
CLK
端子分配
( TOP VIEW )
3
CTRL_
数据
4
CP_OUT
5
OPA_IN
6
7
8
状态?
LOCK
OPA_IP
OPA_OUT
B
REF_IN
GND
GND
GND
GND
GND
GND
GND
C
I_REF
GND
AV
CC
AV
CC
AV
CC
AV
CC
AV
CC
状态?
REF
D
VCXO_IN
GND
GND
GND
GND
GND
V
CC
状态?
VCXO
E
VCXO_IN
B
GND
V
CC
V
CC
V
CC
V
CC
V
CC
V
CC
F
Y0
GND
GND
GND
GND
GND
V
CC
Y4B
G
Y0B
V
CC
V
CC
V
CC
V
CC
V
CC
V
CC
Y4
H
NPD
Y1
Y1B
Y2
Y2B
Y3
Y3B
n重设
描述
该CDC7005是一款高性能,低相位噪声和低抖动的时钟合成器与抖动清除器的
同步频率与基准时钟的电压控制晶体振荡器(VCXO ) 。该
可编程predividers M和N提供一个高灵活性的参考时钟与VCXO的频率比
VCXO_IN / REF_IN = (恩智浦) / M 。该VCXO_IN时钟工作频率高达800 MHz的。通过外部的选择
VCXO和环路滤波器元件时,PLL环路带宽和阻尼因子可以调整,以满足不同的
系统的要求。每5差分LVPECL输出可编程的串行外设
接口(SPI) 。在SPI允许的频率进行单独控制,启用/禁用每个输出的状态。该
器件工作在3.3 - V环境。内置的锁存器确保所有的输出是同步的。
该CDC7005的特点是操作温度范围为-40 ° C至85°C 。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
2004年,德州仪器
邮政信箱655303
达拉斯,德克萨斯州75265
1