
BU97930MUV,BU97931FV,BU9798KV,BU9798GUW,BU97500KV
<BU97500KV>
块
图表
COM4/S41
S2/P2
COM1
COM2
COM3
S4/P4
S1/P1
S52
技术说明
针
安排
COM4/S41
COM3
COM2
COM1
S5
S45
S44
S43
S42
S40
S39
S38
S37
S36
S35
S34
48
VLCD
LCD电压发生器
段驱动器& LATCH
+
-
+
-
常见
司机
移位寄存器
49
S46
S47
S48
S49
S50
S51
S52
33
S33
32
S32
S31
S30
S29
S28
S27
S26
S25
S24
S23
S22
S21
S20
S19
S18
S17
OSC
时钟
发电机
控制
注册
OSC
RESB
TEST
SD
SCL
CSB
VDD
P.O.R
RESET
滤波器
3SPI
接口
DO
CSB
SCL
SD
VLCD
VDD
VSS
64
17
1
S5
S6
S7
S8
S9
S10
S11
S12
S13
S14
S15
P1/S1
P2/S2
P3/S3
图13框图( BU97500KV )
RESB
图14管脚配置( BU97500KV )
终奌站
描述
终奌站
终奌站
号
CSB
SCL
SD
VDD
OSC
VSS
VLCD
COM1 3
COM4/S41
S1 / P1 S4 / P4
S5 ~ S40
S42 ~ S52
RESB
DO
59
60
61
63
56
64
62
41-43
44
1-4
5-40
45-55
57
58
I / O
I
I
I
-
I / O
-
-
O
O
O
O
I
O
未使用
例
VDD
VSS
VSS
-
OPEN / VSS
-
-
开放
开放
开放
开放
VDD
开放
芯片选择: “L ”活动
串行数据传送时钟
输入的串行数据
电源的逻辑
功能
外部时钟输入端
如果支持Hi-Z输入内部时钟模式。
GND
电源为LCD驱动器
公共输出LCD驱动
COMMON /段输出LCD驱动
被指定为段输出,如果1 / 3Duty模式。
段输出LCD驱动/通用输出
段输出LCD驱动
复位输入:
RESB = “L” :显示被禁用
RESB = “H” :显示是可控的
注) 3 - SPI不提供,如果RESET为“L” 。
输出制造测试:
www.rohm.com
2010 ROHM有限公司保留所有权利。
P4/S4
16/23
2010.04 - Rev.A的
S16
16