
Bt8110/8110B
高容量ADPCM处理器
该规范描述了Bt8110和Bt8110B多声道ADPCM处理器
CMOS集成实现自适应差分脉冲编码调制电路
(ADPCM)编码和解码。固定速率编码算法包括那些
在ANSI标准T1.303-1989规定。这些算法中的那些相同
ITU-T建议G.726和G.727 。这些电路也实现了
在ANSI标准T1.310-1991和ITU-T规定的可变速率或嵌入代码
建议G.727 。
单ADPCM处理器集成电路可以提供24或32个全双工
ADPCM处理(编码和解码)的渠道。在一些应用中,二
电路可以被组合以提供48或64个全双工信道。 A律和μ律
提供PCM翻译。
界面选项,例如串行和并行的输入和输出,以及硬件
与微处理器的控制模式,由集成电路提供。截至14
单独的ADPCM算法在任何给定的配置可用对每个信道
的基础。
该Bt8110需要一个外部的查找表ROM 。该Bt8110B具有内部
查询表ROM ,也可以使用外部查找表ROM 。当直接成帧器
接口模式,在Bt8110透明通道将运行在56 kbit / s的;该
Bt8110B工作在64 kbit / s的。硬件控制,直接成帧器接口方式有
被添加到Bt8110B 。有关Bt8110B模式控制的更多详细信息,请参阅
表1-1
和
表1-4 。
特色
Bt8110B提供内部ROM
24或32个全双工信道容量
( 48或64个信道有两个
处理器)
2-,3-, 4-和5-位的量化
在一个动态可选
信道逐信道,一帧一帧
基础
透明通道运行
两种控制方式可供选择:
微处理器和硬件。
直接成帧器接口为T1
和E1信号格式
支持最佳RESET功能
在该算法的标准描述
支持A律偶数位反转
输入和输出(由需要
ITU-T建议G.726和
G.727)
最小吞吐量延迟
引脚兼容Bt8110
8兆瓦的每个通道,低功耗CMOS
功能框图
适用标准
ANSI T1.302-1987
ANSI T1.303-1989
ANSI T1.310-1991
ITU -T G.726 , G.727
ANSI T1.501-1994
ANSI T1Y1技术报告# 3
#10
64 kbit / s的
PCM
输入
转换为
制服
PCM
编码器
输入
信号
+
+
–
区别
信号
自适应
QUANTIZER
信号
估计
重建
信号
32 kbit / s的
ADPCM
产量
自适应
预估
+
量化
差分信号
逆
自适应
QUANTIZER
应用
64 kbit / s的
PCM
产量
32 kbit / s的
ADPCM
输入
逆
自适应
QUANTIZER
解码器
量化
区别
信号
+
+
重建
信号
转换为
PCM
–
信号
估计
同步
编码
调整
自适应
预估
T1 / E1代码转换器
T1 / E1多路复用器
个人通信系统:
欧洲数字无绳
通信(DECT )
个人接入通信
系统(PACS )
无线本地环路
声音培尔根
DCME系统
语音处理/记录
语音邮件/打包
语音ATM /帧中继
数据表
100060C
2000年1月