
ATmega640/1280/1281/2560/2561
口诀
BRVS
BRVC
BRIE
BRID
SBI
CBI
LSL
LSR
ROL
ROR
ASR
SWAP
BSET
BCLR
BST
BLD
美国证券交易委员会
中图分类号
SEN
CLn的
经济特区
CLZ
SEI
CLI
SES
CLS
SEV
CLV
SET
CLT
SEH
CLH
数据传送指令
MOV
MOVW
LDI
LD
LD
LD
LD
LD
LD
LDD
LD
LD
LD
LDD
LDS
ST
ST
ST
ST
ST
ST
性病
ST
ST
ST
性病
STS
LPM
LPM
LPM
ELPM
ELPM
路,Z
路,Z
路, Z +
省,RR
省,RR
路,K
路,X
路, X +
路 - X
路,Y
路, Y +
路 -
路,Y + Q
路,Z
路, Z +
路, -Z
路,Z + Q
路,K
X ,RR
X + ,RR
- X ,RR
Y,的Rr
Y + ,RR
- Y,的Rr
Y + Q ,RR
Z,的Rr
Z + ,RR
-Z ,RR
Z + Q ,RR
K,的Rr
寄存器之间移动
副本注册
字
立即加载
间接负载
间接加载和后INC 。
间接加载和预十二月
间接负载
间接加载和后INC 。
间接加载和预十二月
加载间接与位移
间接负载
间接加载和后INC 。
间接加载和预十二月
加载间接与位移
加载直接从SRAM
商店间接
商店间接和Post- INC 。
间接存储和预十二月
商店间接
商店间接和Post- INC 。
间接存储和预十二月
存储间接与位移
商店间接
商店间接和Post- INC 。
间接存储和预十二月
存储间接与位移
直接存储到SRAM
加载程序存储器
加载程序存储器
加载程序存储器和Post-公司
扩展加载程序存储器
扩展加载程序存储器
Rd
←
Rr
RD + 1 :路
←
Rr+1:Rr
Rd
←
K
Rd
←
(X)
Rd
←
(X), X
←
X + 1
X
←
X - 1 ,路
←
(X)
Rd
←
(Y)
Rd
←
(Y), Y
←
Y + 1
Y
←
- 1 ,路
←
(Y)
Rd
←
(Y + Q)
Rd
←
(Z)
Rd
←
(Z), Z
←
Z+1
Z
←
- 1 ,路
←
(Z)
Rd
←
(Z + Q)
Rd
←
(k)
(X)
←
Rr
(X)
←
RR, X
←
X + 1
X
←
X - 1, (X)
←
Rr
(Y)
←
Rr
(Y)
←
RR ,Y
←
Y + 1
Y
←
Y - 1, (Y)
←
Rr
(Y + Q)
←
Rr
(Z)
←
Rr
(Z)
←
RR ,Z
←
Z + 1
Z
←
Z - 1, (Z)
←
Rr
(Z + Q)
←
Rr
(k)
←
Rr
R0
←
(Z)
Rd
←
(Z)
Rd
←
(Z), Z
←
Z+1
R0
←
( RAMPZ : Z)
Rd
←
( RAMPZ : Z)
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
无
1
1
1
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
3
3
3
3
3
k
k
k
k
P,B
P,B
Rd
Rd
Rd
Rd
Rd
Rd
s
s
RR ,B
路,B
操作数
描述
科若溢出标志设置
科若溢出标志清零
科若中断使能
科若中断禁止
在I / O寄存器设置位
在I / O寄存器清零位
逻辑左移
逻辑右移
循环左移通过进
循环右移
算术右移
SWAP
半字节
标志设置
标志清晰
比特存储从注册至T
从T位加载到寄存器
设置进
清除进
SET
负
旗
明确
负
旗
设置零标志
清除零标志
全局中断使能
全局中断禁止
集签名测试标志
清除Signed测试标志
设置二进制补码溢出。
清除二进制补码溢出
在SREG集合T
在SREG清除牛逼
设置半进位标志在SREG
清除半进位标志在SREG
手术
如果( V = 1 ),那么PC
←
PC + K + 1个
如果(V = 0 ),那么PC
←
PC + K + 1个
如果( I = 1 ),那么PC
←
PC + K + 1个
如果( I = 0 ),那么PC
←
PC + K + 1个
I / O ( P,B )
←
1
I / O ( P,B )
←
0
Rd(n+1)
←
路( n)的路(0)
←
0
路(N )
←
路第(n + 1)中,Rd (7)
←
0
路( 0 ) ← C,路(N + 1 ) ←路(N ) ,C ←路( 7 )
路( 7 ) ← C,路( N) ←路(N + 1 ) ,C ←路( 0 )
路(N )
←
路第(n + 1 )中,n = 0..6
Rd(3..0)←Rd(7..4),Rd(7..4)←Rd(3..0)
SREG (S )
←
1
SREG (S )
←
0
T
←
RR (二)
路(二)
←
T
C
←
1
C
←
0
N
←
1
N
←
0
Z
←
1
Z
←
0
I
←
1
I
←
0
S
←
1
S
←
0
V
←
1
V
←
0
T
←
1
T
←
0
H
←
1
H
←
0
FL AGS
无
无
无
无
无
无
Z, C,N ,V
Z, C,N ,V
Z, C,N ,V
Z, C,N ,V
Z, C,N ,V
无
SREG (S )
SREG (S )
T
无
C
C
N
N
Z
Z
I
I
S
S
V
V
T
T
H
H
#Clocks
1/2
1/2
1/2
1/2
2
2
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
位,位测试程序的说明
416
2549MS–AVR–09/10