位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1374页 > AT91SAM7L128 > AT91SAM7L128 PDF资料 > AT91SAM7L128 PDF资料2第34页

图9-3 。
电源管理控制器框图
处理器
时钟
调节器
主机时钟控制器
SLCK
MAINCK
PLLCK
预分频器
/1,/2,/4,...,/64
外设
时钟控制器
开/关
空闲模式
MCK
PCK
INT
periph_clk[2..14]
可编程时钟控制器
SLCK
MAINCK
PLLCK
预分频器
/1,/2,/4,...,/64
pck[0..2]
9.6
高级中断控制器
控制ARM处理器的中断断线(nIRQ与nFIQ )
可以单独屏蔽的向量中断源
- 源0为快速中断输入( FIQ )
- 源1为系统外设( RTC , PIT , EFC , PMC , DBGU等)
- 其它来源控制外设中断或外部中断
- 可编程边沿触发或电平敏感内部人士透露
- 可编程的正/负边沿触发或高/低电平敏感外部
来源
8级优先级控制器
- 驱动处理器的正常中断NIRQ
- 处理中断源的优先级
- 高优先级中断可以在低优先级中断服务期间服务
矢量
- 优化中断服务程序分支和执行
- 每一个中断源的32位向量寄存器
- 中断向量寄存器读取对应的电流中断向量
保护模式
- 易于调试,防止自动操作
快速强制
- 允许重定向快速中断任何中断源
通用中断屏蔽
- 提供有关事件处理器同步,而不会触发中断
9.7
调试单元
包括:
- 一两针UART
- 用于调试通信通道( DCC )支持一个接口
34
AT91SAM7L128 / 64初探
6257A–ATARM–20-Feb-08