位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1324页 > AM79C978KC/W > AM79C978KC/W PDF资料 > AM79C978KC/W PDF资料1第28页

当RST处于活动状态, REQ是一个输入的NAND树
测试。
RST
RESET
输入
当RST为低电平和PG引脚为高电平,
然后Am79C978控制器执行内部
类型H_RESET的系统复位
( HARDWARE_RESET ,见重置部分) 。 RST
必须保持至少30个时钟周期。而
在H_RESET状态时, Am79C978控制器
禁用或全部置为无效输出。的RST可以是asynchro-
理性时钟断言或无效时。
当PG引脚为低电平时, RST禁用所有PCI的
销除PME针。
当RST为低和PG为高电平, NAND树测试
被使能。
当Am79C978控制器是反式的目标
行动,它断言在所有读取数据分阶段TRDY
表明有效数据出现在AD [ 31:0] 。中
所有写数据阶段,设备断言TRDY ,从而提供与
美食,它已准备好接收数据。
当RST处于活动状态, TRDY是一个输入的NAND树
测试。
魔术包接口
PME
电源管理事件
输出,开漏
PME是一个可以用于指示一个输出
电源管理事件(一个魔术包,一个OnNow的
模式匹配,或链路状态的变化)已经DE-
tected 。该PME引脚置时,无论是
1. PME_STATUS和PME_EN都是1,
2. PME_EN_OVR和MPMAT均为1,或
3. PME_EN_OVR和LCDET都是1 。
SERR
系统错误
产量
在任何从交易中, Am79C978控制器
断言SERR它检测到一个地址奇偶校验错误时,
和报告错误的是通过设置PER-启用
REN( PCI命令寄存器中,第6位)和SERREN ( PCI
命令寄存器,第8位)为1。
默认情况下SERR是一个开漏输出。对于康波
新界东北测试,它可以被编程为高有效
图腾柱输出。
当RST处于活动状态, SERR是一个输入的NAND树
测试。
有PME信号是异步的相对于所述
PCI时钟。见
省电模式
部分DE-
尾描述。
PG
电源良好
输入
在PG引脚有两个功能: ( 1 )它使器件进入
魔包模式;(2 )它可以阻止任何复位时,
PCI总线电源关闭。
当PG为低,要么MPPEN或MPMODE是
设置为1时,器件进入魔包模式。
当PG为低电平时, PCI RST引脚的低断言
只会导致PCI接口引脚(除PME )
被放置在高阻抗状态。内部逻辑
将忽略RST的说法。
当PG为高电平时, PCI RST引脚的断言
会导致控制器逻辑被复位,并执行配置
配给信息被从EEPROM加载。
停止
停止
输入/输出
在从模式下, Am79C978控制器驱动
停止信号,通知总线主机停止电流
租交易。在总线主模式下, Am79C978
控制器检查STOP以确定是否目标要
断开当前事务。
当RST处于活动状态, STOP是一个输入的NAND树
测试。
注意:
PG输入应保持在NAND树高
测试。
TRDY
目标就绪
输入/输出
TRDY表示的交易的目标的能力
灰来完成当前的数据阶段。等待状态
插入,直到两个IRDY和TRDY断言simul-
taneously 。数据阶段完成任何时钟
当两个IRDY和TRDY断言。
当Am79C978控制器总线主控,它
在所有检查TRDY读取数据的阶段来确定
如果有效数据出现在AD [ 31:0] 。在所有的写数据
阶段中,设备检查TRDY ,以确定是否
目标准备好接收数据。
主板接口
注意:
在编程的LED引脚,见
LEDPE在BCR2介绍, 12位。
LED0
LED0
产量
该输出设计为直接驱动LED 。 DE-由
错, LED0表示活动链路连接。该引脚
也可以进行编程,以指示其他网络台站
图斯(见BCR4 ) 。该LED0引脚极性是可编
BLE ,但默认情况下它是低电平有效。当LED0引脚
极性被编程为低电平时,输出是一个
开漏驱动器。当LED0引脚极性的亲
28
Am79C978