
ADSP-BF561
特定网络阳离子
组件规格如有变更,恕不另行通知。
工作条件
参数
V
DDINT
内部电源电压
1
V
DDINT
内部电源电压
3
V
DDINT
内部电源电压
3
V
DDEXT
外部电源
V
DDEXT
外部电源
V
IH
高电平输入电压
4, 5
V
IL
低电平输入电压
5
T
J
结温
T
J
结温
T
J
结温
T
J
结温
T
J
结温
1
2
条件
非汽车500 MHz和533 MHz的速度等级车型
2
600 MHz的速度等级车型
2
汽车级车型
2
非汽车级车型
2
汽车级车型
2
民
0.8
0.8
0.95
2.25
2.7
2.0
–0.3
256球CSP_BGA ( 12毫米
×
12毫米) @ T
环境
= 0 ° C至+ 70°C
0
256球CSP_BGA ( 17毫米
×
17毫米) @ T
环境
= 0 ° C至+ 70°C
0
256球CSP_BGA ( 17毫米
×
17毫米) @ T
环境
= -40 ° C至+ 85 ° C -40
297引脚PBGA @ T
环境
= 0 ° C至+ 70°C
0
297引脚PBGA @ T
环境
= -40 ° C至+ 85°C
–40
公称
1.25
1.35
1.25
2.5或3.3
3.3
最大
1.375
1.4185
1.375
3.6
3.6
3.6
+0.6
+105
+95
+115
+95
+115
单位
V
V
V
V
V
V
V
°C
°C
°C
°C
°C
内部电压(V
DDINT
)稳压容限为-5 %,为所有车型+ 10 % 。
SEE
订购指南第63页。
3
内部电压调节功能不可用。需要外部电压调节,以确保正确的操作。
4
在ADSP -BF561为3.3 V电压(通常最多可以接受3.6 V最大V
IH
) ,但顺从电压(产出,V
OH
)依赖于输入V
DDEXT
因为V
OH
(最大)
约等于V
DDEXT
(最大值) 。该3.3 V公差为双向的,仅输入引脚。
5
适用于所有信号引脚。
表9
和
表10
描述的时序要求
ADSP -BF561时钟(T
CCLK
= 1/f
CCLK
) 。小心的选择
MSEL , SSEL和CSEL比值,以便不超过最大
内核时钟,系统时钟和压控振荡器
(VCO)的工作频率下,如上述
绝对马克西
第22页表11沉默评级
描述锁相环
操作条件。
表9.内核时钟( CCLK )的要求, 500 MHz和533 MHz的速度等级模型
1
参数
f
CCLK
CCLK频率(V
DDINT
= 1.235 Vminimum )
2
CCLK频率(V
DDINT
= 1.1875 Vminimum )
f
CCLK
f
CCLK
CCLK频率(V
DDINT
= 1.045 Vminimum )
CCLK频率(V
DDINT
= 0.95 Vminimum )
f
CCLK
f
CCLK
CCLK频率(V
DDINT
= 0.855 Vminimum )
3
f
CCLK
CCLK频率(V
DDINT
= 0.8 V最小)
3
1
2
最大
533
500
444
350
300
250
单位
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
SEE
订购指南第63页。
外部电压调节需要在汽车级模型(见
在第63页订购指南)
以确保正确操作。
3
并不适用于汽车级车型。看
订购指南第63页。
表10.内核时钟( CCLK )要求 - 600 MHz的速度等级模型
1
参数
CCLK频率(V
DDINT
= 1.2825 V最小)
2
f
CCLK
f
CCLK
CCLK频率(V
DDINT
= 1.235 V最小)
f
CCLK
CCLK频率(V
DDINT
= 1.1875 V最小)
f
CCLK
CCLK频率(V
DDINT
= 1.045 V最小)
CCLK频率(V
DDINT
= 0.95 V最小)
f
CCLK
f
CCLK
CCLK频率(V
DDINT
= 0.855 V最小)
CCLK频率(V
DDINT
= 0.8 V最小)
f
CCLK
1
2
最大
600
533
500
444
350
300
250
单位
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
SEE
订购指南第63页。
需要外部稳压器,以保证在600 MHz的正常运行。
修订版E |
第20页64 |
2009年9月