
ADS8363
ADS7263
ADS7223
SBAS523B - 2010年10月 - 修订2011年1月
www.ti.com
读数据输入( RD )
RD输入用于控制串行数据输出
SDOX 。在RD脉冲的下降沿触发
输出的输出数据的第一个比特的。当CID =
'0' ,这是模拟量输入通道指示;当
CID = '1',这是其中的转换结果的MSB ,或者
所选择的寄存器的第15位,接着
所用的上升沿更新输出位
该时钟在半时钟模式,或下降沿
时钟在全时钟模式。
RD输入可单独或在被控制
与CONVST输入组合(见
图43
对于这种情况下的详细的时序图)。在RD是
单独控制的,它可以发出每当一个
转换过程已经被完成(即,后
的BUSY下降沿) 。然而,为了
实现的最大数据速率,则转换
结果必须在一个正在进行的转换读取。
在这种情况下,不应该被发出的RD脉冲
第16和第19个时钟周期的半时钟之间
模式之间,或在第34和第36个时钟周期中
全时钟模式,启动转换后。
如果读访问被重复而不发出一个新的
转换,上一次的转换的结果是
呈现在输出(S )了。重复的读出
BUSY为低电平时,只能执行。
另外,在全时钟模式时,仅在第一次读取访问
提供正确的信道信息(如果CID =在'0'
CONFIG寄存器),而下面的读数
包含无效通道的详细信息。通道
信息被校正的下一个转换。
读访问,以验证内部的内容
寄存器是在所描述的
寄存器映射
部分。
串行数据输出( SDOX )
以下各节介绍的不同模式
操作的细节。
该
数字
产量
CODE
格式
of
该
ADS8363 / 7223分之7263是二进制补码,如
所示
表13 。
同时考虑详细的时序图(图
1
和
图2)
在所示的
时序图
部分。为
最大的数据吞吐量,说明书和
本数据手册中给出的图表假设
CONVST和RD引脚被连接在一起;看
图43
时序详细在这种情况下。注意
这些引脚还可以被独立地控制。
表13.输出数据格式
描述
正满量程
中间电平
中间电平 - 1LSB
负满量程
迪FF erential
输入电压
V
REF
0V
–V
REF
/分辨率
–V
REF
输入电压CHxxP
( CHxxN = V
REF
= 2.5V)
5V
2.5V
ADS8363 : 2.499924V
ADS7263 : 2.499847V
ADS7223 : 2.499390V
0V
二进制代码
ADS8363 : 0111 1111 1111 1111
ADS7263 : 0111 1111 1111 1100
ADS7223 : 0111 1111 1111 0000
0000 0000 0000 0000
ADS8363 : 1111 1111 1111 1111
ADS7263 : 1111 1111 1111 1100
ADS7223 : 1111 1111 1111 0000
1000 0000 0000 0000
十六进制
CODE
7FFF
7FFC
7FF0
0000
FFFF
FFFC
FFF0
8000
28
提交文档反馈
版权所有2010-2011 ,德州仪器
产品文件夹链接( S) :
ADS8363 ADS7263 ADS7223