
ADS8331
ADS8332
www.ti.com
SBAS363B - 2009年12月 - 修订2010年12月
读取转换结果
转换结果提供给输出数据寄存器( ODR)在EOC的输入端和提供给
输出寄存器输出的FS / CS的下一个下降沿。主机处理器可以再转移出来的数据通过
SDO引脚除了在静区中的任何时间。这个持续时间是前为20ns和20ns的结束后
采样(EOS)的时期。的采样(EOS)端被定义为CONVST的下降沿时手动触发
模式使用或第三转换时钟( CCLK ) EOC后结束时,如果自动触发模式被使用。
的FS / CS的下降沿不应该被放置在精确的时刻在一个转换结束时(默认
当EOC变为高电平) 。否则,数据可能会损坏。如果FS / CS处于转换期结束前,
先前的转换结果被读取。如果FS / CS被置于一个转换结束时,当前的转换后
结果被读出。
转换结果是如图中直接二进制格式的16位数据
表6 。
一般16个SCLK
必要的,但是也有例外,当多于16个SCLK是必须的(见
表7)。
从数据输出
串行输出( SDO )是第一次离开调整MSB 。尾随位都充满了三个标记位第一(如果已启用)加
全0 。 SDO保持为低电平,直到FS / CS再次变为高电平。
SDO是活动的时候FS / CS为低电平。对FS / CS的上升沿3态SDO输出。
记
每当SDO是没有三态(即,当FS / CS为低和SCLK正在运行) ,一
转换结果的部分是在SDO引脚输出。位的数目取决于
多少个SCLK提供。例如,手动频道选择指令周期
需要4个SCLK 。因此,四个MSB的转换结果是在SDO输出。该
例外是当SDO任何复位后的周期内输出全1 ( POR ,
软件复位或外部复位) 。
如果SCLK用于作为转换时钟(CCLK )和一个连续的SCLK被使用时,它是不可能的时钟的所有
从SDO 16位过程中,因为静区要求的采样时间( 6个SCLK ) 。在这种情况下,它是
更好的阅读过程中的转换时间,转换结果( 36个SCLK或48个SCLK的自动打盹模式) 。
表6.理想的输入电压和输出代码
描述
满量程范围
至少显著位(LSB)
满量程
中间电平
中量程 - 1 LSB
零
模拟值
V
REF
V
REF
/65536
V
REF
- 1 LSB
V
REF
/2
V
REF
/ 2 - 1 LSB
0V
数字输出
直接二进制
二进制代码
1111 1111 1111 1111
1000 0000 0000 0000
0111 1111 1111 1111
0000 0000 0000 0000
十六进制代码
FFFF
8000
7FFF
0000
TAG模式
该ADS8331 / 32包括可用于指示哪些信道源的转换一个TAG特征
结果。如果TAG模式被激活, 3个地址位被添加后的LSB转换数据的读出
从SDO ,以指示哪个信道对应的结果。这些地址位是“000”通道0 , '001'
对于信道1中, “010”为信道2中, “011”为信道3, '100'进行信道4中, “101”为信道5中, “110”为信道6 ,
和“111”通道7.转换至少需要19个SCLK的时候TAG模式,以使能
传输16位的转换结果和3的TAG位。
菊花链模式
该ADS8331 / 32可以作为一个单一的转换器或在具有多个转换器的系统。系统设计
可以利用简单,高速, SPI兼容的串行接口通过一个级联转换器
当多个转换器用于单链。在配置寄存器中的CFR_D5位用于
重新配置EOC / INT引脚状态作为链数据输入( CDI )引脚,二级串行数据输入端,用于
从上游转换器的转换结果。这种配置称为
菊花链模式
操作。一个典型的
三转换器以菊花链方式连接显示在
图46 。
版权所有2009-2010,德州仪器
提交文档反馈
29
产品文件夹链接( S) :
ADS8331 ADS8332