
ADRF6704
寄存器5 -LO路径和调制器
控制(默认值: 0X0000E5 )
用寄存器5位[ 2:0]设置为101 ,将LO路径和调制器
控制寄存器进行编程,如图46 。
调制器的输出或所述完全调制器可以是
利用调制器偏压启用和禁用调制器
输出使能寄存器5地址。
LO端口(LOP和LON引脚)可以用来施加
外部2 ×LO (即,旁路内部PLL )对IQ
调制器。推荐0 dBm的差分LO驱动器。
LO端口也可以用来作为一个输出,其中一个2× LO或
1 ×LO可以被带出,并用于驱动另一个混频器。
在LO端口提供的额定输出功率为3 dBm的。
LO端口的操作模式是由所确定的
在LOSEL引脚( 3.3 V逻辑)以及设置状态
在一些内部寄存器(见表10)。
表10. LO端口配置
1, 2
LON / LOP
功能
输入端(2 × LO)的
输出(已禁用)
输出( 1 × LO )
输出( 1 × LO )
输出( 1 × LO )
输出( 2 × LO )
输出( 2 × LO )
输出( 2 × LO )
1
2
数据表
注册5 ,
位DB5
( LDIV )
X
X
0
0
0
1
1
1
注册5 ,
位DB4
( LXL )
1
0
0
0
0
0
0
0
注册5 ,
位DB3
( LDRV )
0
0
1
0
1
1
0
1
LOSEL
0
0
0
1
1
0
1
1
X =不在乎。
LOSEL不应悬空。
LO
产量
MOD
RF
LO
LO
BIAS输出输出IN / OUT驱动器控制BITS
版权所有
ENABLE使能分压器控制使能
DB23 DB22 DB21 DB20 DB19 DB18 DB17 DB16 DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8
DB7
DB6
DB5
DB4
DB3
DB2 DB1 DB0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
MBE
RFEN
LDIV
LXL
LDRV
C3(1) C2(0) C1(1)
LO输出驱动器
LDRV ENABLE
0
1
LXL
0
1
LDIV
0
1
RFEN
0
1
MBE
0
1
驱动程序关闭(默认)
司机
LO输入/输出控制
LO输出(默认)
LO输入
LO输出分段方式
除以1
2 (默认)鸿沟
RF输出使能
关闭
启用(默认)
MOD BIAS ENABLE
关闭
启用(默认)
08571-046
图46.注册5 -LO路径和调制器控制寄存器映射
第0版|第26页36