
ADM1166
输出
电源排序通过可配置
输出驱动器
电源排序是实现了与使用ADM1166的
可编程驱动器输出( PDO的)设备的控制上
用品的信号。输出驱动器可被用作逻辑
允许或FET驱动器。
在其中的PDO被断言(和,因此该序列
都导通的供应)由排序引擎控制
( SE ) 。在SE决定了采取行动的原产地名称,
基于所述ADM1166输入的条件。因此,该
原产地名称可以设置断言时的SFD是宽容的
正确的输入信号被接收的VXX数字引脚,
没有任何警告,从任何设备的输入端接收。
所述的PDO可以用于多种功能。主
功能是提供使能的LDO或直流到直流信号
转换器在本地生成设备在电路板上。该原产地名称
也可以被用来提供一个PWRGD信号,当所有的SFD
是在公差,或复位输出,如果的SFD中的一个熄灭
的规范(这可以作为一个状态信号为一个DSP,
FPGA或其它微控制器) 。
所述的PDO可以被编程为拉起到许多不同的
选项。该输出可以设置如下:
开漏(允许用户连接外部
上拉电阻) 。
与弱上拉至V漏极开路
DD
.
具有强上拉至V漏极开路
DD
.
漏极开路输出,弱上拉至VPX 。
漏极开路,强拉至VPX 。
强下拉至GND 。
内部电荷泵浦高驱动器( 12 V , PDO1到
PDO6只) 。
驱动各PDO的数据可以来自3之一
源。源可以在PDOxCFG启用组态
日粮寄存器(见
AN-698
有关详细信息,应用笔记) 。
数据源如下:
输出从东南。
直接来自SMBus 。一个PDO可以使配置
SMBus的直接控制权。这使得软件
控制的PDO 。因此,微控制器可
用于启动一个软件上电/断电顺序。
片上时钟。 100 kHz的时钟设备上产生的。
这个时钟可以在任何的PDO提供。它
可以使用,例如,以时钟的外部装置,例如
如一个LED 。
默认的输出配置
所有的内部寄存器中未编程ADM1166
设备从工厂被设为0。由于这个原因,在PDOX销
被拉至GND由弱( 20千欧) ,片内上拉下拉电阻。
当输入电源ADM1166斜起来VPX或VH ,
所有PDOX引脚的行为如下:
输入电压= 0 V至1.2 V的的PDO是高阻抗。
输入电压= 1.2 V至2.7 V的的PDO拉至GND
由弱( 20千欧) ,片内上拉下拉电阻。
供应> 2.7 V.工厂编程的设备继续
拉都的PDO到GND由弱( 20千欧) ,片内上拉下来
电阻器。编程设备下载当前EEPROM
配置数据,并且该程序的设置被锁存。该
PDO然后进到由配置所要求的状态。
这提供了在一个公知的条件用于PDO的
电。
最后一个选项(仅适用于PDO1至PDO6 )允许
用户可直接驱动高到足以全面提升的电压
外部N型场效应晶体管,它被用来隔离,例如,一个卡 -
从背板电源侧电压( PDO可以承受更大
超过10.5 V到1 μA负载) 。下拉开关也可以
可以用来直接驱动LED状态指示灯。
内部下拉可与外部上拉过驱动
从PDOX销拴在需要上拉的合适的值
电压。 20 kΩ电阻必须在计算应占
一个合适的值。例如,如果PDOX必须上拉至3.3V,
和5 V可以作为外部电源时,上拉电阻
值由下式给出
3.3 V = 5 V× 20千欧/ (R
UP
+ 20 kΩ)
因此,
R
UP
= ( 100 kΩ的 - 66千欧) /3.3 V = 10千欧
VFET ( PDO1 TO PDO6 ONLY)
V
DD
VP4
CFG4 CFG5 CFG6
SEL
VP1
20k
20k
SE数据
SMBus数据
CLK DATA
PDO
20k
20k
10
10
10
图25.可编程驱动器输出
第0版|第16页32
09332-028