
数据表
工作原理
模拟输入
该
ADE7880
有7个模拟输入,形成电流,
电压通道。目前的渠道包括4双
全差分电压输入: IAP和IAN , IBP和IBN , ICP
和ICN ,和INP和INN 。这些电压输入对有
为± 0.5 V最大差分信号
模拟输入的IXP / IxN的最大信号电平
对还± 0.5 V相对于AGND 。最大
允许的输入端上的共模信号为±25毫伏。图35
给出了输入的示意性的电流通道和
其相对于所述最大共模电压。
差分输入
V
1
+ V
2
= 500mV的最大峰值
V
1
+ V
2
+500mV
V
CM
–500mV
10193-010
ADE7880
差分输入
V
1
+ V
2
= 500mV的最大峰值
V
1
+500mV
V
1
V
CM
–500mV
10193-011
共模
V
CM
= ± 25mV的MAX
VAP , VBP ,
或者VCP
V
CM
VN
图37. PGA的电流和电压通道
模数转换
该
ADE7880
具有7的sigma-delta ( Σ - Δ )模 - 数
转换器(ADC ) 。在PSM0模式下,所有ADC都是活动的。在
PSM1模式下,只有测量A相, B相的模数转换器,
和C相电流是活动的。该测量ADC的
中性线电流和A , B和C相电压被接通
关。在PSM2和PSM3模式下, ADC的电源关闭,以
最大限度地降低功耗。
为简单起见,在图38的框图显示了一个一阶
为了Σ -Δ型ADC 。该转换器由Σ- Δ调制器
和数字低通滤波器。
CLKIN/16
类似物
低通滤波器
R
C
+
–
V
REF
积分
+
–
共模
V
CM
= ± 25mV的MAX
V
1
IAP , IBP ,
ICP ,或INP
V
CM
V
2
IAN , IBN ,
ICN ,或旅店
图35.最大输入电平,电流通道,增益= 1
所有的输入有一个可编程增益放大器(PGA)用
1可能的增益选择,2,4 ,8或16 IA,IB的增益,并
IC的输入设置中位[ 2 : 0 ] ( PGA1 [ 2 : 0 ] )的增益寄存器。
( PGA2 [ 2 : 0 ] )的: IN输入的增益是位[ 35]设置
增益寄存器;因此,不同的增益从IA,IB或IC的输入
是可能的。请参阅表上的增益寄存器43for细节。
电压通道有三个单端电压输入: VAP ,
VBP和VCP 。这些单端电压输入端有一个最大
± 0.5 V的输入电压相对于VN 。最大
模拟输入的VXP和VN信号电平也是± 0.5 V
相对于AGND 。的最大共模信号
允许的输入为± 25 mV的。图36给出的示意图
的电压通道的输入和其相对于最大
共模电压。
收益
选择
IXP , VYP
V
IN
IxN , VN
笔记
1, X = A,B , C,N
Y = A,B , C。
10193-012
LATCHED
比较
数字
LOW- PASS
滤波器
24
图38.一阶
Σ
-Δ ADC
K = V
IN
图36.最大输入电平,电压通道,增益= 1
所有的输入具有可编程增益与可能的收益
选择的1 ,2,4 ,8或16要设置的增益,使用位[ 8 :6]
( PGA3 [ 2 : 0 ] )中的增益寄存器(见表43 ) 。
图37显示了如何从增益寄存器的增益选择
工作在电流和电压通道。
甲Σ - Δ调制器将输入信号转换成连续的
1和0在由取样所确定的速率串行流
时钟。在
ADE7880,
采样时钟等于1.024 MHz的
( CLKIN / 16 ) 。的1位DAC在反馈环路中被驱动
串行数据流。 DAC的输出从减去
输入信号。如果环路增益足够高时,该平均值
DAC输出(和,因此,位流)可以接近的
该输入信号电平的。用于在任何给定的输入值
单抽样时间间隔,从所述1位ADC的数据是
几乎毫无意义。只有当大量的样品是
均是获得有意义的结果。这是平均
在ADC的第二部分进行的,所述数字低通
过滤器。由来自调制器均大量的比特,
低通滤波器可以产生24位数据字是
正比于输入信号电平。
版本A |第104 25
10193-013
.....10100101.....
1位DAC