
数据表
输入和输出容性交流耦合
虽然
ADA4940-1/ADA4940-2
最适合到DC-
耦合应用,但仍然可以使用它在AC-
耦合电路。输入交流耦合电容可以插入
源和R之间
G
。这种交流耦合模块的流程
的直流共模反馈电流,使
ADA4940-1/ADA4940-2
直流输入共模电压,以
等于直流输出共模电压。这些交流耦合
电容必须被放置在这两个循环,以保持所述反馈
因素相匹配。输出交流耦合电容可以被放置在
每个输出和其相应的负载之间串联连接。
ADA4940-1/ADA4940-2
+V
S
扩音器
偏置电流
关闭
–V
S
图70.禁用引脚电路
设置输出共模电压
在V
OCM
的销
ADA4940-1/ADA4940-2
在内部
偏置电压近似等于中间电源点,
[(+V
S
) + (V
S
)] / 2 。依托该内部偏置得到的
输出共模电压是在大约
预期值的100毫伏。
在情况下,输出共模的更精确的控制
电平是必需的,则建议使用外部源,或
电阻分压器( 10 kΩ或更大的电阻器) ,可以使用。输出
共模抵消了部分假设的规格上市
该V
OCM
输入由一个低阻抗电压源驱动。
另外,也可以连接在V
OCM
输入到一个共模
级( CML)输出ADC的。但是,必须小心,以
确保输出具有足够的驱动能力。输入
在V阻抗
OCM
销约250 kΩ的。
驱动容性负载
一个纯容性负载反应的键合线和针
的电感
ADA4940-1/ADA4940-2,
从而导致高
高频振荡的瞬态响应和相位失
利润率。以减少这种影响的一种方法是将一个电阻
系列与每个输出缓冲负载电容。电阻
和负载电容形成一个一阶低通滤波器;因此,
该电阻值应尽可能的小。在某些情况下,
这些ADC需要小的串联电阻在其输入端被添加。
图71示出了电容性负载与串联电阻
保持相位裕度最低45 °必需的。
120
V
IN
R3
R4
fb
+2.5V
100
+ IN
VOCM
0.1F
Out
R
S
CL
串联电阻(Ω)
+ OUT
In
+ FB
RS
CL
80
R1
禁用引脚
该
ADA4940-1/ADA4940-2
设有一个禁用引脚,可以
用于最小化消耗的静态电流,当
设备不被使用。 DISABLE被认定通过施加低
逻辑电平,以在DISABLE管脚。高之间的阈值
低逻辑电平的标称1.4 V的负电源轨的上方。
见表5和表8的阈值限制。
禁用引脚具有一个内部上拉电阻网络
使放大器以进行正常操作。该
ADA4940-1/
ADA4940-2
禁用引脚可以悬空(即不
需要外部连接)和不需要
外部上拉电阻,以保证正常的操作(见
图70) 。当
ADA4940-1/ADA4940-2
被禁用时,
输出为高阻抗。注意,该输出被连接到所述
通过反馈电阻器和使用所述源输入
增益电阻。此外,还有背到后端二极管上
输入引脚的差分电压限制到1.2V。
R2
–2.5V
60
40
20
5
10
100
负载电容(PF )
1000
图71.容性负载与串联电阻( LFSCP )
版本B |页32 25
08452-064
0
08452-063