位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第443页 > SN65LVPE502CP > SN65LVPE502CP PDF资料 > SN65LVPE502CP PDF资料2第9页

SN65LVPE502CP
www.ti.com
SLLSE79A
–
2011年3月
–
修订2011年9月
表1.引脚功能(续)
针
数
23
22
11
12
5
14
7, 24
3, 16
2, 17
4, 15
电源引脚
1,13
VCC
动力
动力
正电源应为3.3V
±
10%
供应地
6 , 10 , 18 , 21 GND
(1)
名字
TX1–
TX1+
TX2–
TX2+
EN_RXD
RSVD
NC
(1)
I / O类型
O, CML
O, CML
O, CML
O, CML
我, LVCMOS
我, LVCMOS
无连接
我, LVCMOS
我, LVCMOS
我, LVCMOS
描述
非反相和反相CML差分输出CH 1和CH 2这些引脚在内部
通过捆绑终端电阻电压偏置
设备控制引脚
设置每台设备的操作模式
表2中。
内部上拉至VCC
RSVD ,在内部拉至GND 。可以保留为无连接。
垫内部没有连接
选择去加重设置CH1和CH2 2%
表2中。
内部连接到VCC / 2
选择均衡设置CH1和CH2 2%
表2中。
内部连接到VCC / 2
选择输出幅度的CH 1和CH 2%
表2中。
内部连接到VCC / 2
EQ控制引脚
DE 1,DE
EQ1 , EQ2
OS1 , OS2
内部偏置到Vcc / 2
>200k
上拉/下拉。当引脚被保留为NC漏板在这个引脚焊盘必须
& LT ;
1
A
否则开车到Vcc / 2断言中级状态
表2.信号控制引脚设置
输出摆幅和EQ控制( 2.5千兆赫)
OSX
(1)
数控(默认)
0
1
DEX
(1)
数控(默认)
0
1
EN_RXD
1(默认)
0
(1)
其中,x =通道1或信道2
SN65LVPE502CP
USB设备
TRANSISTION比特振幅
( TYP mVpp的)
1042
908
1127
OSX
(1)
= NC
0分贝
–3.5
dB
–6.0
dB
EQx
(1)
数控(默认)
0
1
OSX
(1)
= 0
0分贝
–2.2
dB
–5.2
dB
均衡
( dB)的
0
7
15
OSX
(1)
= 1
0分贝
–4.4
dB
–6.0
dB
输出去控制( 2.5千兆赫)
控制引脚设置
设备功能
正常工作
睡眠模式
USB主机
PCB设备
8"-20"
2"-6"
最多到3微米
( 30 AWG )
1 "-6 "
注:对于转接驱动器的更详细的布局例子中看到的典型的眼图和抖动地块在数据表的末尾。
图9.转接驱动器放置示例
版权
2011年,德州仪器
提交文档反馈
产品文件夹链接( S) : SN65LVPE502CP
9