
AD7713–SPECIFICATIONS
参数
电源要求
电源电压
AV
DD
电压
DV
DD
电压
16
电源电流
AV
DD
当前
DV
DD
当前
电源抑制
17
( AV
DD
和DV
DD
)
功耗
普通模式
待机(省电)模式
A,S版本
1
单位
条件/评论
+5至+10
+5
0.6
0.7
0.5
1
见注18
5.5
300
V NOM
V NOM
最大mA
最大mA
最大mA
最大mA
dB典型值
毫瓦MAX
W
最大
AV
DD
DV
DD
= +5 V,F
CLK IN
= 1 MHz的;通常情况下3.5毫瓦
AV
DD
DV
DD
= + 5V ,典型的150
W
±
对于指定的性能5 %
±
对于指定的性能5 %
AV
DD
= +5 V
AV
DD
= +10 V
f
CLK IN
= 1兆赫。数字输入0 V至DV
DD
f
CLK IN
= 2兆赫。数字输入0 V至DV
DD
拒绝w.r.t. AGND
笔记
16
该
±
在DV 5 %的容差
DD
输入被允许提供的DV
DD
不超过AV
DD
超过0.3V。
17
测量直流和适用于所选择的通带。电源抑制比,在50赫兹将超过120分贝的2赫兹, 5赫兹,10赫兹, 25赫兹或50赫兹滤波器陷波。 PSRR在60赫兹
会超过120分贝的2赫兹, 6赫兹, 10赫兹, 30赫兹或60 Hz滤波器陷波。
18
PSRR取决于增益: 1 = 70 dB典型值增益; 2 = 75 dB典型值增益; 4 = 80 dB典型值增益;涨幅为8 128 ≥85 dB典型值。
特定网络阳离子如有更改,恕不另行通知。
时序特性
1, 2
输入逻辑0 = 0 V ,逻辑1 = DV
参数
f
CLK IN3 , 4
t
CLK IN LO
t
CLK IN HI
t
r5
t
f 5
t
1
自时钟模式
t
2
t
3
t
4
t
5
t
6
t
76
t
86
t
9
t
10
t
14
t
15
t
16
t
17
t
18
t
19
在T限制
民
, T
最大
( A,S版本)
400
2
0.4
×
t
CLK IN
0.4
×
t
CLK IN
50
50
1000
0
0
2
×
t
CLK IN
0
4
×
t
CLK IN
+ 20
4
×
t
CLK IN
+20
t
CLK IN
/2
t
CLK IN
/2 + 30
t
CLK IN
/2
3
×
t
CLK IN
/2
50
0
4
×
t
CLK IN
+ 20
4
×
t
CLK IN
0
10
单位
千赫分钟
兆赫最大
ns(最小值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最大值)
NS NOM
NS NOM
ns(最小值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
( DV
DD
= +5 V
±
5% ; AV
DD
= + 5V或+ 10V
±
5% ; AGND = DGND = 0 V ; F
CLKIN
= 2 MHz的;
DD
除非另有说明)。
条件/评论
主时钟频率:晶体振荡器或
外部提供的用于指定的性能
主时钟输入低电平时间;吨
CLK IN
= 1/f
CLK IN
主时钟输入高电平时间
数字输出上升时间;通常情况下为20 ns
数字输出下降时间;通常情况下为20 ns
SYNC
脉冲宽度
DRDY
to
RFS
建立时间
DRDY
to
RFS
保持时间
A0到
RFS
建立时间
A0到
RFS
保持时间
RFS
低到SCLK的下降沿
数据存取时间( RFS低到数据有效)
SCLK下降沿到数据有效延迟
SCLK高脉冲宽度
SCLK低电平脉冲宽度
A0到
TFS
建立时间
A0到
TFS
保持时间
TFS
到SCLK下降沿延迟时间
TFS
到SCLK下降沿保持时间
数据有效到SCLK建立时间
数据有效到SCLK保持时间
–4–
版本C