
麦克雷尔INC 。
精密边缘
SY89532/33L
功能说明
在SY89532的核心/ 33L时钟合成器是一个
精密PLL驱动14MHz到18MHz的串联谐振
水晶。对于谁希望提供一个TTL或LVPECL时钟用户
输入时,请用SY89534L和SY89535L 。该PLL
输出被发送到输出端3的银行。每家银行都有自己的
可编程分频器,和设计进行了优化
提供银行之间非常低的倾斜,以及非常低的抖动。
PLL编程与操作
外部VCO工作
重要提示:如果内部VCO将被使用, VCO_SEL
必须
绑低, ExtVCO引脚可以悬空。
内部VCO范围为600MHz至1000MHz ,而
反馈率通过MSEL分频器控制是可选的( M3 : 0
引脚)。如果设计者希望使用内部VCO的
VCO_SEL引脚必须连接低。反馈比可以
不改变芯片供电下来。 PLL输出
送入三家银行的产出: A银行, B银行和银行C.
银行A和C各有两个差分LVPECL输出
对。 B组有九个差分输出对。对
SY89532L , B银行为LVPECL 。在SY89533L , B银行是
LVDS 。
每家银行都有一个单独的分频电路,可以
可重新编程的飞行。该FSEL_x0 : 2 (其中x为A,B,
或C )引脚控制的分频值。该FSEL分频器可以
在比例设定为2至18 ,并且银行的输出
A, B和C可以在编程后,通过脉冲同步
在OUT_SYNC引脚置高 - 低 - 高。
要确定SY89532正确的设置/ 33L跟随
这些步骤:
1.请参阅& QUOT ;建议选择的具体
对于普通应用客户Applications"部分,
以及下式用于计算输出
频率。
2.确定所需的输出频率,如
66MHz.
3.选择14MHz和18MHz的之间的晶振频率。
在这个例子中,我们选择18MHz的的晶体
频率。这导致一十八分之六十六的输入/输出比。
4.参考"Feedback分频选择Table"和
& QUOT ;后除以频率选择表& QUOT ;找到值
MSEL和FSEL这样MSEL / FSEL等于相同
18分之66比例。在这个例子中, MSEL的值= 44和
FSEL = 12的工作。
5.确保XTAL (晶振频率)乘以
通过MSEL为600MHz的和1000MHz的之间。
用户可根据需要尝试不同的晶体
频率,以满足这些要求。
如果设计者希望使用外部压控振荡器,所述VCO_SEL
引脚可以悬空或连接到高电平,而外部的VCO
信号被连接到ExtVCO差分输入对。该
ExtVCO输入结构被设计成接受许多流行
逻辑类型。请参阅“输入接口ExtVCO销”一节
界面图。一个SONET OC- 48兼容622.08MHz的
时钟是一个应用程序的需要外部的好例子
VCO。对于这种应用,使用一个VCXO来提供
1244.16MHz 。到ExtVCO引脚,设置VCO_SEL为HIGH 。
为了节省功耗,降低噪音,内部VCO关闭
下来的时候VCO_SEL高。
ExtVCO输入接口
柔性ExtVCO输入被设计为接受任何
差分或在300mV的单端输入信号上面
V
CC
和300mV的地下。
不要将未使用ExtVCO输入浮动。领带无论是
真或补充投入到地面,但不能同时使用。逻辑0
通过连接的互补输入与地实现
与真正的输入浮动。对于TTL输入,配合一个2.5kΩ电阻
之间的互补输入端与地之间。请参阅“输入接口
对于ExtVCO销“一节,图5A至5J 。
输入电平
LVDS, CML和HSTL差分信号可被连接
直接向ExtVCO输入。根据实际的最坏
电压的情况下看到,最小输入电压摆幅的变化
示于下表中:
输入电压范围
0至2.4V
0到V
CC
+0.3
最小电压摆幅
100mV
200mV
V
CC
R2
1.5k
EXTVCO
R2
1.5k
R1
1.05k
R1
1.05k
/ EXTVCO
GND
图1.简化的输入结构
M9999-010808
hbwhelp@micrel.com或(408) 955-1690
8