位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第0页 > SY89872U_0708 > SY89872U_0708 PDF资料 > SY89872U_0708 PDF资料2第2页

麦克雷尔INC 。
精密边缘
SY89872U
封装/订购信息
VCC
GND
S0
S1
订购信息
(1)
产品型号
12
11
10
9
16
15
14
13
封装工作
TYPE
范围
MLF-16
MLF-16
MLF-16
3)
包
记号
872U
872U
872U与
无铅棒线指标
872U与
无铅棒线指标
领导
完
的Sn-Pb
的Sn-Pb
镍钯金
无铅
镍钯金
无铅
QB0
/QB0
QB1
/QB1
1
2
3
4
5
6
7
8
IN
VT
VREF -AC
/ IN
SY89872UMI
SY89872UMITR
(2)
SY89872UMG
(3)
SY89872UMGTR
(2,
产业
产业
产业
产业
MLF-16
/ QA
QA
/ RESET
/禁用
VCC
16引脚MLF
(MLF-16)
注意事项:
1.联系工厂用于芯片的可用性。骰子是保证在T
A
= 25 ° C,仅直流ELECTRICALS 。
2.磁带和卷轴。
3.无铅封装推荐用于新设计。
引脚说明
引脚数
1, 2, 3, 4
5, 6
7, 14
8
引脚名称
QB0 , / QB0
QB1 , / QB1
QA , / QA
VCC
/ RESET , / DISABLE
引脚功能
2 , 4 , 8 , 16分频:差分LVDS兼容输出。
Unused outputs must be terminated with 100½ across the pin (Q, /Q).
差分LVDS兼容不可分割的输出时钟。
正电源:旁路与0.1μF / 0.01μF的低ESR电容。
Output Reset and Output Enable/Disable: Internal 25k½ pull-up. Input threshold is V
CC
/2.
逻辑低电平复位分频器选择,并调整银行A和银行B的边缘。另外,当
低,银行A和银行B将被禁用。
Differential Reference Input Clock: Internal 50½ termination resistors to V
T
输入。
请参阅“输入接口应用程序”一节。
参考电压:等于V
CC
-1.4V (约) ,和用于交流耦合应用。
最大的灌/拉电流为0.5mA 。请参阅“输入接口应用程序”一节。
端接中心抽头:对于直流耦合CML和LVDS输入,将该引脚悬空。看
“输入接口的应用程序”一节。
地面上。
Select Pins: LVTTL/CMOS logic levels. Internal 25k½ pull-up resistor. Logic HIGH if left
悬空( 16分频模式) 。 S0 = LSB 。输入阈值V
CC
/2.
12, 9
10
11
13
15, 16
IN, / IN
VREF -AC
VT
GND
S1, S0
真值表
/ RESET
/禁用
1
1
1
1
0
S1
0
0
1
1
X
S0
0
1
0
1
X
银行A输出
输入时钟
输入时钟
输入时钟
输入时钟
QA =低, / QA =高
(1)
B组输出
输入时钟÷ 2
输入时钟÷ 4
输入时钟÷ 8
输入时钟÷ 16
QB0 =低, / QB0 =高
(2)
QB1 =低, / QB1 =高
(2)
注: 1 。
对输入信号的下一个负向翻转。
注2 。
异步复位/禁用功能。 (请参阅“时序图” )
M9999-082407
hbwhelp@micrel.com或(408) 955-1690
2