
8引脚DIP HIGH SPEED为1Mbit / s的晶体管
光电耦合器
6N135 6N136
EL450X系列
图8开关时间测试电路波形&
图9瞬态抗扰度测试电路&
波形
注意:
*在逻辑高电平3共模瞬态抗扰度是最大容许(正) dVcm / DT上的
导致共模脉冲信号的VCM的边缘,以保证该输出将保持在逻辑高
状态(即VO > 2.0V ) 。
在逻辑低电平共模瞬变抗扰度是最大容忍的(负面) dVcm / DT上的
后的共模脉冲信号,氯乙烯,的边缘,以保证该输出将保持在逻辑低状态
(即, VO < 0.8V ) 。
EVERLIGHT ELECTRONICS CO 。 , LTD 。
文件编号DPC- 0000112
7
Rev.1
http://www.everlight.com
2011年10月4日
: