
1.定时既是等待状态和频率相关。中列出的结构式中, WS =等待状态的数目和
T =时钟周期。对于80MHz的操作, T = 12.5ns 。
2所列的参数设计保证。
计算所需的存取时间为外部存储器的任何频率<为80MHz ,使用这个公式:
TOP =时钟周期@所需的工作频率
等待状态的WS =数
存储器访问时间= (顶* WS ) + (专升本11.5 )
A0–A15,
PS , DS
(见注)
t
ARDA
t
ARDD
t
RDA
t
RDRD
RD
t
AWR
t
WRWR
t
WR
t
WRRD
t
RD
t
RDWR
WR
t
WRD
t
DOS
t
AD
t
DOH
t
RDD
t
DRD
D0–D15
数据输出
DATA IN
注意:在读 - 修改 - 写指令和内部指令,地址线不改变状态。
图3-11外部总线异步时序
3.7复位,停止,等待,模式选择,并且中断时间
表3-11复位,停止,等待,模式选择,并且中断时间
1, 5
工作条件:
V
SS
= V
SSA
= 0 V, V
DD
= V
DDA
= 3.0 3.6V ,T
A
= -40 °至+ 85°C ,C
L
≤
50pF
特征
复位有效到地址,数据和控制
信号的高阻抗
最小复位有效时间
2
OMR位6 = 0
OMR位6 = 1
复位德断言第一外部地址输出
符号
t
拉兹
t
RA
275,000T
128T
t
RDA
33T
—
—
34T
ns
ns
ns
图3-12
民
—
最大
21
单位
ns
看到网络连接gure
图3-12
图3-12
56F803技术数据,版本16
32
飞思卡尔半导体公司