
SPI驱动器增强型继电器控制
TLE7239SL
串行外设接口(SPI )
CS从低到高的过渡:
指令译码时进行,当8个SCLK的下降沿的CS的边缘恰好的倍数( 1 ,2,3 ,...)后
信号已被检测到。万一发生故障的传输,所述传输错误标志( TER)被设置并且
命令将被忽略。
从移位寄存器中的数据被传输到输入矩阵寄存器。
SCLK - 串行时钟:
这种输入管脚钟表内部移位寄存器。串行输入( SI)的传输数据进
在SCLK的下降沿移位寄存器,而串行输出( SO )转移的诊断信息列于上升
串行时钟的边缘。至关重要的是,在SCLK引脚处于低状态时的芯片选择CS使得任何
过渡。
SI - 串行输入:
串行输入数据位在这个引脚移入,最显著位第一。 SI信息被读
在SCLK的下降沿。在8位输入数据由两部分组成(控制和数据)。请参阅
9.3节
了解更多信息。
SO串行输出:
数据被移出串行在这个引脚,最显著位第一。 SO处于高阻抗状态
直到CS引脚变为低电平状态。下面SCLK的上升沿新的数据将出现在SO引脚。请
请参阅
9.3节
了解更多信息。
9.2
菊花链功能
TLE7239SL的SPI提供菊花链功能。在此配置中的多个设备被激活的
同样的CS信号的MCS 。 SI线1装置与所述SO线上的另一设备的连接(见
图10) ,
它建立了一个产业链。所述链的端部与主装置,MO的输出和输入端连接,并
MI分别。主设备提供主时钟MCLK ,其连接到每个SCLK线路
装置中的链。
设备1
MO
SI
SPI
SO
SI
设备2
SPI
SO
SI
设备3
SPI
SO
CS
CS
SCLK
SCLK
CS
MI
MCS
MCLK
图10
菊花链配置
在每个器件的SPI模块,存在从SI线逐位移在每个SCLK一个移位寄存器。该
移出的位可以看出在SO 。经过8个SCLK周期,数据传送给一台设备已经完成。在单
芯片配置中,CS线必须高到使该设备接收所传送的数据。在菊花链
配置数据被移出的装置# 1已转移到设备# 2 。当使用菊花三个设备
链, 3次8位必须通过设备移动。在这之后,所述MCS线必须高(见
图11)。
数据表
28
SCLK
SPI_DasyChain.emf
1.0版, 2010-02-18