位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第170页 > TLV320DAC3203 > TLV320DAC3203 PDF资料 > TLV320DAC3203 PDF资料1第23页

TLV320DAC3203
www.ti.com
SLOS756 - 2012年5月
欲了解更多详细信息,请参阅
TLV320DAC3203应用参考指南。
数字音频I / O接口
音频数据通过数字音频数据的串行主机处理器和TLV320DAC3203之间传送
接口,或音频总线。此设备上的音频总线是非常灵活的,包括左对齐或右对齐数据选项,
对我的支持
2
S或PCM协议,可编程的数据长度选项, TDM模式的多通道操作,
非常灵活的主/从可配置为每个总线时钟线,以及与多个通信的能力
直接在一个系统内的设备。
该TLV320DAC3203的音频总线可以为左对齐或右对齐进行配置,我
2
S, DSP,或TDM模式
操作,其中用标准的PCM接口通信的支持范围内的TDM模式。这些模式
都是MSB优先,数据宽度可编程为16 , 20 , 24或32位通过配置页面0 ,寄存器27 ,
D( 5 :4)。此外,字时钟和位时钟可以独立于主或从模式下配置,
为灵活的连接到各种处理器。字时钟被用来定义一个初
帧,并且可以被编程,可以是脉冲或方波信号。此时钟的频率
对应于DAC的采样频率。
比特时钟,用于在时钟及时钟输出的数字音频数据通过串行总线。当在主模式下,
这个信号可以被编程,以产生可变的时钟脉冲通过控制比特时钟除法器在第0页,
的比特时钟脉冲在一帧的数量寄存器30 ,可能需要调整,以适应不同的字处理
长度,以及支持在多个TLV320DAC3203s可以共享相同的音频总线的情况。
该TLV320DAC3203还包括一个功能,以抵消传输数据的起始位置相对于所述
字时钟。这个偏移可以在比特时钟和数量方面进行控制,可在页0编程,
注册28 。
该TLV320DAC3203还具有反转的位时钟的用于传输音频的极性的特征
数据相比,使用的默认时钟的极性。的模式的这种特性可以单独使用
音频接口选择。这可以通过页0被配置,寄存器29 ,D( 3)。
该TLV320DAC3203包括什么在一帧位时钟编程的可编程做音频数据
开始。这使时分多路复用(TDM) ,从而使用多个编解码器在一个单一的音频总线。
当音频串行数据总线断电,而在主控模式下配置,引脚与关联
接口被置于高阻输出状态。
通过当由TLV320DAC3203产生的字时钟和位时钟的默认状态下,这些时钟是活动的
只有当DAC上电时该装置内。这样做是为了节省电力。然而,它也支持
当字时钟和位时钟既可以是主动的,即使在设备中的DAC的有源特征
下来。使用时,在同一总线上的TDM模式,多种编解码器,或者这是有用的,当字时钟或比特
时钟被用于该系统中作为通用时钟。
时钟发生器和PLL
该TLV320DAC3203支持广泛的用于产生时钟的DAC选项以及界面
和其他控制块。时钟的DAC需要一个参考时钟源。该时钟可被设置在
各种器件的引脚,如MCLK , BCLK ,或GPIO引脚。该CODEC_CLKIN然后可以通过路由
高度灵活的时钟分频器,以产生所需的DAC部分的各种时钟。在事件的
所需的音频时钟不能从上MCLK , BCLK ,或GPIO ,基准时钟产生
TLV320DAC3203还提供了使用片上PLL ,它支持一个宽范围的分数的选项
乘法值,以产生所需的时钟。从CODEC_CLKIN的TLV320DAC3203开始
提供了多种可编程时钟分频器,以帮助实现多种采样率的DAC的。
欲了解更多详细信息,请参阅
TLV320DAC3203应用参考指南。
控制接口
该TLV320DAC3203控制接口支持SPI或I
2
I2C通信协议,协议选择
使用SPI_SELECT引脚。对于SPI , SPI_SELECT要拉高;因为我
2
C, SPI_SELECT应接低。
我们不建议更改设备运行过程中SPI_SELECT的状态。
版权所有2012,德州仪器
提交文档反馈
产品文件夹链接( S) :
TLV320DAC3203
23