位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第347页 > TMS320VC5409APGE12 > TMS320VC5409APGE12 PDF资料 > TMS320VC5409APGE12 PDF资料1第13页

www.ti.com
TMS320VC5409A
固定PointDigital信号处理器
SPRS140F - 2000年11月 - 修订2005年1月
2.3
信号说明
表2-2列出了每个信号的功能,操作按功能分组模式( S) 。请参见第2.2节
基于封装类型确切的引脚位置。
表2-2 。信号说明
终奌站
名字
A22 (MSB)
A21
A20
A19
A18
A17
A16
A15
A14
A13
A12
A11
A10
A9
A8
A7
A6
A5
A4
A3
A2
A1
A0 ( LSB )
D15 (MSB)
D14
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0 ( LSB )
I / O
(1)
数据信号
描述
I / O / Z
(2) (3)
并行地址总线A22 [最显著位(MSB) ]至A0 [至少显著位(LSB) ] 。在16
LSB的线A0至A15 ,被多路复用,以解决外部存储器(程序,数据)或I / O 。七MSB
线, A16到A22 ,解决外部程序存储空间。 A22 -A0被放置在高阻抗状态
在保持模式。 A22 -A0也进入高阻抗状态时, OFF为低。
A15 - A0是HPI16模式下输入。这些引脚可用于通过主机端口,以解决内部存储器
接口( HPI )在HPI16引脚为高电平。这些引脚还具有施密特触发输入。
地址总线具有总线保持器的功能,消除了无源元件和功耗
与它们相关联。总线保持器保持地址总线在前面的逻辑电平,当公交车进入
成高阻抗状态。
I / O / Z
(2) (3)
并行数据总线D15 (MSB)至D0 (LSB)。 D15 -D0被多路复用到核心之间传送数据
CPU和外部数据/程序存储器或I / O设备或HPI在HPI16模式(当HPI16引脚为高电平) 。
D15 - D0被置于高阻抗状态时,不输出数据时或RS或HOLD断言。
D15 - D0也进入高阻状态时,关闭低。这些引脚还具有施密特触发器
输入。的数据总线具有总线保持器的功能,消除了无源元件和所述电源
与之相关联的功耗。总线保持器保持数据总线上的一逻辑电平,当
总线进入高阻状态。在数据总线上总线持有人可以在启用/禁用
软件控制。
初始化,中断和复位操作
IACK
INT0
INT1
INT2
INT3
NMI
RS
(2)
(2)
(2)
(2)
(2)
O / Z
中断应答信号。 IACK表示收到中断和程序计数器
取由A15 -A0指定的中断向量的位置。 IACK也进入高阻抗状态
当OFF为低。
外部用户中断输入。 INT0 - INT3都屏蔽和中断屏蔽寄存器的优先级
( IMR)和中断模式位。 INT0 -INT3可以查询和中断标志寄存器的复位方法
( IFR ) 。
不可屏蔽中断。 NMI是一个外部中断不能由INTM或IMR中的方式来加以屏蔽。
当NMI被激活,处理器陷阱相应的向量位置。
复位。 RS使数字信号处理器(DSP )来终止执行并强制程序
柜台0FF80H 。当RS被带到一个较高的水平,开始执行程序的位置0FF80H
内存。 RS影响各个寄存器和状态位。
I
I
I
(2)
(1)
(2)
(3)
I =输入, O =输出,Z =高阻抗,S =电源
这些引脚具有施密特触发输入。
该引脚具有由BSCR寄存器的方式来控制内部总线持有人。
介绍
13