
CD54/74HC75,
CD54/74HCT75
从哈里斯半导体数据表收购
SCHS135B
1998年3月 - 修订2002年3月
双路2位双稳态
透明锁存器
描述
在“ HC75和” HCT75是双2位双稳态透明
锁存器。 2位的锁存器中的每一个被控制的
独立的使能输入( 1E和2E ),这是低电平有效。
当使能输入为高电平数据进入锁存器和
出现在Q输出端。当使能输入( 1E和2E )
为低电平的输出不受影响。
特点
真正的和互补输出
[ /标题
(CD74
HC75,
CD74
HCT75
)
/子
拍摄对象
(双
2-Bit
Bistabl
e
缓冲输入和输出
扇出(整个温度范围内)
- 标准输出。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10输入通道负载
- 公交驱动器输出。 。 。 。 。 。 。 。 。 。 。 。 。 15输入通道负载
宽工作温度范围。 。 。 -55
o
C至125
o
C
平衡传输延迟和转换时间
显着的功耗相比减少LSTTL
逻辑IC
HC类型
- 2V至6V工作
- 高抗噪性:不适用
IL
= 30%, N
IH
的V = 30 %
CC
在V
CC
= 5V
HCT类型
- 4.5V至5.5V工作电压
- 直接输入通道输入逻辑兼容,
V
IL
= 0.8V (最大值) ,V
IH
= 2V (最小值)
- CMOS兼容输入,我
l
≤
1μA在V
OL
, V
OH
订购信息
产品型号
CD54HC75F3A
CD74HC75E
CD74HC75M
CD74HC75NSR
CD54HCT75F3A
CD74HCT75E
注意事项:
1,订货时,使用整个零件编号。添加SUF音响X 96
获得在磁带和卷轴的变种。
2.晶圆和芯片可满足所有电气
规格。请联系您当地的TI销售办事处或
客户服务的订购信息。
TEMP 。 RANGE
(
o
C)
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
包
16 Ld的CERDIP
16 Ld的PDIP
16 Ld的SOIC
16 Ld的SOP
16 Ld的CERDIP
16 Ld的PDIP
引脚
CD54HC75 , CD54HCT75 ( CERDIP )
CD74HC75 ( PDIP , SOIC , SOP )
CD74HCT75 ( PDIP , SOIC )
顶视图
1Q0 1
1D0 2
1D1 3
2E 4
V
CC
5
2D0 6
2D1 7
2Q1 8
16 1Q0
15 1Q1
14 1Q1
13 1E
12 GND
11 2Q0
10 2Q0
9 2Q1
注意:这些器件对静电放电敏感。用户应遵循正确的IC处理程序。
版权
2002年,德州仪器
1