位置:首页 > IC型号导航 > 首字符U型号页 > 首字符U的型号第281页 > UPD30181AYF1-131-GA3 > UPD30181AYF1-131-GA3 PDF资料 > UPD30181AYF1-131-GA3 PDF资料2第24页

PD30181A , 30181AY
( 18 )模式设置信号
这些信号被用于设置各种模式。
这些信号进行采样,只有当RTCRST #信号已变为高电平。在其他时间,他们
可作为复用功能引脚。
为了断开上拉或下拉电阻器为模式设定在正常操作期间,可使用一个开关
链接到RTCRST #信号。
信号名称
BMODE1
BMODE0
I / O
I
I
功能
引导ROM类型设置
BMODE (1: 0)= 01: ROM /闪存存储器
BMODE ( 1:0 )= 10 : SyncFlash存储器
BMODE ( 1 : 0 ) = 00或11 :禁止设置
N线使用的使能信号
0 :禁用
1 :启用
引导ROM总线宽度规格
0 :16位
1: 32位
CPU核心的管道参考时钟的频率设定( AClock )
CLKSEL ( 2 : 0 ) = 111 :禁止设置( 147.4兆赫)
CLKSEL (2: 0)= 110: 131.1兆赫
CLKSEL (2: 0)= 101: 118.0兆赫
CLKSEL ( 2:0 )= 100 : 98.3兆赫
CLKSEL (2: 0)= 011: 90.7兆赫
CLKSEL (2: 0)= 010 : 84.1兆赫
CLKSEL (2: 0)= 001: 78.5兆赫
CLKSEL (2: 0)= 000 : 73.7兆赫
AClock设定分频比和内部系统总线的参考时钟
( TCLOCK )
DIVMODE ( 1:0 )= 10 : AClock / 2( DIV2模式)
DIVMODE (1: 0)= 01: AClock / 3( DIV3模式)
DIVMODE ( 1 : 0 )= 11 , 00 :禁止设置
允许使用MIPS16指令集
0:使用禁用
1:使用已启用
备用功能
VSYNC , FLM
ENAB ,男
NWIREEN
I
HSYNC , LOCLK
DBUS32
I
CF1_RESET
CLKSEL2
CLKSEL1
CLKSEL0
I
I
I
TxD0
RTS0 # , GPIO19
DTR0 # , RTS1 # ,
GPIO17
DIVMODE1
I
RTS2 # , SYNC ,
WS
DTR2 # , SDO ,
SDATAOUT
TXD2 , IRDOUT
DIVMODE0
I
MIPS16EN
I
24
数据表U16277EJ1V0DS