
W25X10 , W25X20 , W25X40 , W25X80
7.1
封装类型
当时这个数据表发布并非所有的封装类型已经定稿。联系华邦
制定本规范之前确认这些包的可用性。该W25X10 , W25X20
和W25X40采用8引脚塑料150密耳SOIC宽(包代码SN)提供,如图
1A 。该W25X40和W25X80的8引脚塑料208密耳SOIC宽(包代码SS)提供的
在图1b中示出。所有部件都会在引脚6x5毫米WSON (包代码ZP )和300万DIP可以提供
(包代码DA ) 。包图和尺寸,在此数据表的末尾说明。
7.2
片选( / CS )
在SPI片选( / CS )引脚可启用和禁用设备操作。当/ CS为高电平时,器件
取消和串行数据输出( DO )引脚处于高阻抗。取消选中时,器件
功耗会在待机状态下的水平,除非内部擦除,编程或状态寄存器周期
正在进行中。当/ CS被拉低该设备将被选中,功耗将增加
到活性水平与指示可以写入和从设备中读取的数据。上电后, / CS
必须从高转换到低前一个新的指令将被接受。在/ CS输入必须追踪
在上电时VCC电源电平(见“写保护”和图20 ) 。如果需要一个上拉电阻
上/ CS可以用来实现此目的。
7.3
串行数据输出( DO )
SPI串行数据输出( DO)引脚提供的数据和状态的方式进行串行读取
(移出)的设备。数据被移出串行时钟( CLK )输入引脚的下降沿。
7.4
写保护( / WP )
写保护( / WP )引脚可用于防止状态寄存器被写入。在使用
与结合状态寄存器的块保护( BP2 , BP1和BP0 )位和状态寄存器
保护(SRP )位,它的一部分或整个存储器阵列可以是硬件保护。在/ WP引脚
低电平有效。
7.5
保持( / HOLD )
该/ HOLD引脚允许同时积极选择的设备被暂停。当/ HOLD被带到
低,而/ CS为低电平时, DO引脚将在对DIO和CLK引脚高阻抗,信号将
被忽略(不关心) 。当/ HOLD拉高,设备操作就可以恢复。该/ HOLD
当多个设备共享相同的SPI信号的功能可以是有用的。 ( “看保持功能” )
7.6
串行时钟(CLK )
SPI串行时钟输入( CLK)引脚提供了串行输入和输出操作的时序。 ( “见
SPI操作“ )
7.7
串行数据输入/输出( DIO)的
SPI串行数据输入/输出( DIO)引脚提供了指令,地址和数据的方法
被串行写入(移入)的设备。数据锁定在串行时钟的上升沿
( CLK )输入引脚。在DIO引脚也可以作为输出时,快速读取双输出指令
执行。
-7-
出版日期: 2008年5月9日
版本N